《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于CPLD的I2C總線接口設計
基于CPLD的I2C總線接口設計
鄭采君
摘要: 在電路設計中,I2C總線是比較常用的兩線式串行通信方式,大多數的CPU都擅長于并口操作,不具備直接操作I2C總線接口的能力。為了使不具備I2C總線接口能力的CPU通過對并口的簡單操作實現對I2C總線接口的控制,在分析I2C總線常用工作模式的基礎上,設計實現工作于主機模式的,以CPID完成I2C總線開始信號、結束信號的輸出,以及并行數據到I2C總線模式串行數據轉換或I2C模式串行數據到并行數據轉換的I2C接口模塊。采用該模塊,可以使不具備I2C總線接口的CPU通過并口方便地控制I2C總線設備,簡化系統程序設計。
關鍵詞: CPLD I2C
Abstract:
Key words :

I2C總線是兩線式串行總線,用于連接微控制器及其外圍設備。該總線具有如下特點:1)只要求兩條總線線路,一條串行數據線(SDA),一條串行時鐘線(SDL);2)每個連接到總線的器件都可以通過唯一的地址尋址,總線中主機可以作為主機發送器或主機接收器;3)它是一個真正的多主機總線,如果兩個或更多主機同時初始化數據傳輸可以通過沖突檢測和仲裁防止數據被破壞;4)雙向數據傳輸位速率在標準模式下可達100 kbit/s快速模式下可達400kbit/s高速模式下可達3.4 Mbit/s;5)片上的濾波器可以濾去總線數據線上的毛刺以保證數據完整;6)連接到相同總線的IC數量只受到總線的最大電容400 pF限制。I2C總線最主要的優點是其簡單性和有效性。由于I2C總線為兩線式總線,它占用的空間非常小,減少了電路板的空間和芯片管腳的數量,降低了互聯成本。它支持多主控制(multimastering),總線中任何能夠進行發送和接收的設備都可以成為主機。任何主機都能夠控制總線信號的傳輸和時鐘頻率。在任何時間點上只能有一個器件作為主機,其他器件作為從機。正是由于I2C總線具有上述諸多優點,具備I2C接口的器件在儀器設計中已被廣泛采用,比較常見的如:日歷芯片、存儲芯片、模數轉換器以及數模轉換器等。
    不幸的是大多數CPU都擅長操作并口,而并不具備直接操作I2C總線接口的能力。在系統設計時,為了與具有I2C總線接口的芯片連接,經常采用的方法是:利用CPU的2條通用輸入輸出(GPIO)線作為I2C總線使用,用軟件模擬的方法,產生I2C總線需要的控制時序。該方法雖然可以達到同I2C器件連接的目的,卻不可避免地帶來軟件編制復雜、占用CPU處理時間多的弊端。為了在不增加編程難度、不大量占用CPU處理時間的前提下使不具備I2C總線的CPU也能夠充分享受I2C總線的優點,本文設計了一種基于CPLD的8位并行接口轉I2C總線接口的控制模塊,通過該模塊,具有并口的CPU可以通過對并口的讀寫完成對I2C總線的控制。

1 I2C總線的基本時序
   
I2C總線是由數據線SDA和時鐘線SCL構成,靠它們在連接于I2C總線的各個設備之間傳送信息。I2C總線在傳送數據過程中共有4種類型的信號,分別是:開始信號、結束信號、應答信號和數據傳輸信號。
    開始信號:主機控制SDA信號線在SCL線的高電平期間發生由高電平到低電平的跳變,通知從機開始數據傳輸。
    結束信號:主機控制SDA信號線在SCL線的高電平期間發生由低電平到高電平的跳變,通知從機本次數據傳輸結束。
    應答信號:接收數據的芯片(主機或者從機)在完整接收到8位數據后,向發送數據的芯片發出低電平信號,通知發送的數據已被接收。發送數據的芯片應根據應答信號的電平高低判斷數據是否被接收芯片接收。
    數據傳輸信號:發送數據的芯片在SCL脈沖控制下在SDA上串行輸出數據信號,SDA只能在SCL為低電平期間改變狀態,在SCL為高電平期間應保持穩定。
    I2C總線上的數據傳輸主要有4種模式,分別是:字節寫、頁面寫、當前地址讀、隨機地址讀和順序讀。
    字節寫:對給定的芯片的確定地址單元寫入一個字節的數據。
    頁面寫:對給定的芯片的確定地址單元所在頁面連續寫入全部的數據。
    當前地址讀:讀出當前地址單元中的一個字節數據。
    隨機地址讀:從給定的芯片的確定地址單元中讀出一個字節數據。
    順序讀:從給定的地址后連續讀出n個字節的數據。
    I2C總線各種信號及數據傳輸模式示意圖如圖1所示。


    利用CPLD設計一種模塊,如果能夠將CPU發出的并行數據按上述I2C總線數據傳輸模式自動轉換成串行數據輸出,同時將接收到的I2C總線串行數據自動轉換成并行數據供CPU讀取,則不具備I2C總線接口的CPU也能通過對并口的操作輕松實現與I2C總線連接并同其他具備I2C總線接口的芯片交換數據。為此本文設計了一種基于CPLD的工作于I2C總線主機模式的并口轉I2C總線模塊。利用該模塊CPU可以很容易地實現與I2C總線的接口。

2 I2C總線接口模塊的CPLD實現
   
上面簡要介紹了I2C總線的信號以及I2C總線的數據傳輸模式,如果要使接口模塊正常工作,CPU必須首先要通知模塊執行什么操作,而后再把需要的數據依次送入模塊中,考慮到I2C總線的速率可以在0~3.4 Mbit/s之間,為了適應不同外設的需要,模塊還應在CPU的控制下自由調整數據傳送速率。因此,CPU應能夠向模塊發送數據傳送速率控制數據、I2C總線工作模式控制數據、信息交換數據,同時還能從模塊
中讀取工作狀態數據、模塊接收數據。據此設計出基于CPLD的I2C總線接口模塊如圖2所示。


    該設計由7個單元組成,它們分別是:用于調整I2C總線數據傳輸速率的Clock單元;用于實現同CPU并行接口的PcPort單元:用于產生I2C總線工作時序的I2CStep單元;用于產生數據傳輸時序的BitTiming單元;用于產生I2C總線使能信號的En12C單元:用于產生I2C總線接口模塊工作狀態指示的Status單元:以及用于產生I2C接口時鐘信號SDL和數據串行輸入輸出信號SDA的I2CPORT單元。
2.1 Clock單元
   
整個接口模塊以CPU的系統時鐘作為主時鐘信號,模塊傳輸數據的速率受該時鐘頻率的控制,時鐘頻率高則模塊傳輸數據的速率也高,反之亦然。考慮到各種具有I2C總線接口的芯片的工作速率差別較大(從幾十kB/s到幾MB/s),該接口模塊的工作速率必須能夠靈活調整,以適應不同外設芯片的接口需要。
    Clock單元實際上就是一個分頻器,它在輸出頻率控制碼CKSEL[7..0]的控制下產生對PCCLK分頻后合適的時鐘信號供I2C接口使用。
2.2 I2CStep單元
   
通過對圖1中I2C總線各種工作模式的分析,可知不同的工作模式都是按特定的工作流程串行輸入、輸出數據的,例如字節寫模式的工作流程為:發送開始信號、串行輸出被叫芯片的片選地址、發送寫信號、等待被叫芯片響應、串行輸出被叫芯片存儲單元的地址、等待被叫芯片響應、串行輸出寫入的數據、等待被叫芯片響應、發送結束信號結束本次操作。
    為了使接口模塊正確工作,模塊在接收到來自CPU的工作模式控制信號I2CMD[2..0]后,根據工作模式的不同產生接口模塊工作流程。當前流程結束后由Status單元產生IncStep信號,控制工作流程指向下一階段。該模塊的功能類似一個計數器,它在I2CMD[2..0]和I2CStep的共同作用下,產生長度不等的工作流程信號Step[6..0]。
2.3 BitTiming單元
   
在I2C總線工作流程的不同階段,I2C接口模塊需要按一定的時序完成不同的工作,通過對總線數據傳輸模式的分析可知,在一個數據傳輸模式的所有工作流程中,輸入、輸出8位數據的工作流程用時最長,需要25個工作時序周期,為了滿足所有工作流程的需要,工作時序Bit-Timing單元被設計成最長可產生31個時鐘周期的工作時序。
    該單元在IncStep=‘1’時復位工作時序;在EnTiming信號有效后的每個SysCLK的上升沿使工作時序信號EnTiming加1,用于控制I2CPORT單元按給定的時序串行輸入、輸出數據信息。
2.4 Status單元
   
在I2C總線工作過程中,CPU需要隨時了解I2C接口模塊的發送數據寄存器是否為空、接收數據寄存器是否準備數據好、從機響應信號是否正確、當前工作流程是否完成等工作狀態,只有在發送數據寄存器為空時,CPU才可以向接口模塊寫入待傳輸數據;只有在接收數據寄存器數據準備好后,CPU才可以從接口模塊讀入正確的接收數據;從機響應信號不正確時,CPU應立即發出結束信號結束本次操作;當前工作流程未完成前不能進行下一流程。這些狀態信號全部由Status單元產生。
    在該單元中,共有4種輸出信號,它們分別是:用于指示發送數據寄存器是否為空的TxSTS狀態,該狀態在CPU寫入數據后置‘1’,數據被發送后清‘0’;用于指示接收數據準備好狀態的RxSTS信號,該信號在模塊接收到完整的數據后置‘1’,數據被CPU讀走后清‘0’;用于指示模塊工作狀態的ACKSTS信號,該信號在模塊工作正常(接收到從機響應信號)時自動置‘1’,工作不正常時自動清‘0’;用于使工作流程指向下一階段的IncStep信號,該信號在當前工作流程完成后由模塊自動產生,用于使模塊的工作流程指向下一階段。
2.5 EnI2C單元
   
在I2C總線接口模塊中,BitTiming單元何時開始產生工作時序,需要時序信號控制,I2CPORT單元何時向I2C總線輸出信息、何時從I2C總線上讀入信息也需要時序信號控制。這些控制時序的產生由EnI2C單元完成。
    EnI2C單元在I2CMD[2..0]、Step[6..0]、TxSTS、RxSTS等信號的控制下,從預先存儲于單元內部的一組I2C工作時序信息中讀出當前的時序信息輸出,控制BitTiming和I2CPORT單元工作。
    模塊中,預先存儲的I2C工作時序信息實現如下:


    
2.6 12CPORT單元
   
本單元是整個設計的核心,用于完成數據的I2C總線輸出以及I2C總線輸入數據的讀入。同時產生接口模塊的各種工作狀態。
    該單元的工作過程為:在SysCLK的下降沿分別讀入工作使能信號和工作時序信號,如果此時EnIdle=‘1’則強制I2C總線進入空閑模式;如果EnStart=‘1’,則使I2C總線輸出開始信號;如果EnWrite=‘1’,則使I2C總線輸出8位數據信號;如果EnInACK=‘1’,則從I2C總線讀入從機響應信號;如果EnRead=‘1’,則從I2C總線讀入8位數據;如果EnOutACK=‘1’。則使I2C總線輸出主機響應信號;如果EnStop=‘1’,則使I2C總線輸出結束信號;在整個工作過程中,模塊會自動根據工作情況,設置各種狀態控制信號。
    圖3是用QuartusII9.0對該單元仿真的時序圖。


2.7 PcPort單元的實現
   
該單元是模塊與CPU的接口,CPU通過該單元向接口模塊寫入工作模式控制信息、需要發送的數據以及I2C工作速度控制信息;同時通過該單元讀入從機響應信息、從機輸出數據、發送接收寄存器狀態等信息。

3 應用實例
   
該模塊工作于主模式,主要應用于沒有I2C專用接口的CPU通過并口方便地與具有I2C接口的外設連接并交換信息。
    圖4給出了CPU通過該模塊與X24C04E2PROM接口的例子。


    在圖中,PC104 CPU通過數據總線、地址總線、讀、寫信號線與I2C接口模塊相連,I2C接口模塊則通過SDL、SDA與X24C04相連,PC104CPU輸出的并行數據,經過I2C接口模塊轉換后變成符合I2C總線模式要求的串行數據輸出到X24C04,X24C04輸出的串行數據經過I2C接口模塊轉換后,變成并行數據供PC104CPU讀取。使用該模塊后CPU操作I2C總線就像操作并口一樣方便。該電路的控制軟件流程如圖5所示。


     通過上述應用實例可以看出,本文設計的接口模塊只能工作于主機模式,并且在整個系統中只能有一個主機工作。在從機因處理其他工作而暫不能響應主機時,模塊沒有設計等待功能,只能發送總線結束信號結束當前操作,待從機空閑時再重新開始通信。

4 結論
     
本設計的創新點在于:通過CPLD實現并口到I2C總線接口的轉換,可以使不具備I2C總線接口的CPU通過并口方便地控制I2C總線設備,使用該模塊可以簡化控制軟件的編程,加快系統設計的實現,在I2C總線操作過程中,轉換模塊自動發出開始信號、結束信號,不需要CPU干預。
     本文設計的I2C接口模塊只能工作于主模式,只能應用于主機系統;在模塊的設計中,沒有考慮多主機的情況,對多主機的總線競爭沒有設計仲裁功能;模塊的頁面讀寫數據數不能超過32個字節,在32個字節之內,CPU可以通過主動設置工作模式為“110”而終止當前操作,達到連續讀寫小于32個字節數據的目的,超過32個字節的連續數據讀寫操作將使模塊工作錯誤。

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 成人免费看黄网站无遮挡 | 亚洲不卡在线 | 欧美三级久久 | 免费人欧美成又黄又爽的视频 | 成人一级黄色大片 | 在线波多野结衣 | 亚洲无线观看 | 午夜影院在线看 | 免费视频性 | 九九九精品视频 | 性欧美video视频另类 | 亚洲一区日韩二区欧美三区 | 欧美怡春院 | 1769国产精品视频免费观看 | 久久综合综合久久狠狠狠97色 | 成人免费毛片网站 | 激情插插插 | 怡红院美国十次成人影院 | 369看片你懂的永久免费 | free×xx性欧美漫画 | 日日碰日日摸日日澡视频播放 | 青青青视频免费一区二区 | 天天拍夜夜添久久精品中文 | 在线观看亚洲免费视频 | 亚洲欧美成人 | 天天宗合网| 日本高清网站 | 拍真实国产伦偷精品 | 欧美亚洲综合在线观看 | 羞羞网站在线看 | 香蕉视频在线免费 | 黄色在线视屏 | 黄色网址在线免费看 | 美女视频黄a视频全免费网站色窝 | 国产人妖ts丝丝 magnet | 巨胸喷奶水www久久久免费观看 | 一级全免费视频播放 | 久久国产精品成人免费 | 91小视频在线观看免费版高清 | 日本全身露裸无遮挡黄漫画 | 全网免费在线播放视频入口 |