一、方案設計基礎
DSP方案設計包括硬件設計以及軟件設計兩部分。硬件設計又稱為目標板設計,是基于算法需求分析、成本、體積、功耗等全面考慮的基礎上完成的設計,如圖1-1是一個典型的DSP目標板結構圖。
圖1-1 DSP目標板
二、數字電臺原理設計
采用CVSD(連續可變斜率增量調制)語音編解碼和UART數據接口,送入基帶處理模塊的語音數據流最高為16kbps,數據流最高為9.6kbps,DSP的基帶處理,包括進行信道編/譯碼、加入/提取信令、組/拆幀等,送出64kbps數據到數字調制/解調電路。

圖1-2
對于數字語音通信,從MIC(話筒)來的語音信號在語音編解碼器中,經過CVSD編碼變為16kbps串行數字語音流。通過VC5409的一個多通道緩沖串口(McBSP)接收引腳送入,再進行信道編碼,以增強糾錯能力。
從VC5409上引出的16位數據線(D15-D0)與16位地址線(A15-A0),經過了一級總線驅動器(BUFFER),增強驅動能力,以擴展足夠的外設。
在此基帶處理模塊的設計中,需要擴展EEPROM存儲器與通用異步收發器(UART)。擴展EEPROM是為了存儲用戶的數據以及編制的軟件,并在目標板上電時,通過Bootloader引導DSP片內RAM,完成用戶程序的自啟動。擴展UART接口是針對數據通信任務,主控機或者上位機可通過UART接口與基帶處理模塊上的VC5409進行數據交換。
對于上圖1-2,本電臺基帶處理系統包括7個子模塊:語音前端、基帶DSP、UART、BUFFER、擴展存儲器、CPLD控制單元、電源。不包括下級處理模塊,以及擴展的外設顯示屏、鍵盤等。
三、設計中每部分的作用
1、基帶DSP
TMS320VC5409芯片主要包括CPU、片內存儲器和片內外設三個部分,它們通過片內總線相互連接,交換數據信息和控制信息。TMS320VC5409配置有片內RAM 32K,片內ROM 16K,三個串口,一個并口。
VC5409的三個串口使用了其中的兩個,一個用于接收和發送語音編碼信號,另一個用于接收和發送標準輸入信號。由于DSP的串口是極其寶貴的資源,所以需要剩下一個串口通過CPLD預留出來,以備系統擴展。考慮到系統的完整性,還預留了HPI接口(HD0-HD7)。
VC5409的總線均連接到了總線驅動器SN74LVTH16245上,所有外設的地址線和數據線連接到總線驅動器的另一端,這樣連接的目的是數據緩沖和隔離保護DSP芯片VC5409,避免DSP芯片被燒壞。
由于DSP芯片的程序一般是燒在存儲器中的,但是這些非遺失性的存儲器(ROM)訪問速度較慢,一般不能直接用做程序存儲器使用,需要在上電時引導到CPU的高速程序存儲器中,這個過程稱為BOOTLOADER。VC54xx系列DSP在片上ROM放有引導程序,使用該引導程序可以很方便的在DSP上電復位時將用戶的應用程序從外部存儲設備中裝入到DSP片內存儲器和高速片外程序存儲器中。本設計是將程序燒在EPROM中的,所以采用的是EPROM并口引導方式。
2、DSP電源設計
DSP電源可以采用由TPS73HD318芯片組成的雙電源電路,1.8V主要為VC5409的內部邏輯提供電壓,包括CPU、時鐘電路和所有外設;3.3V電壓為外部接口引腳供電;它還帶有200ms寬脈沖的復位信號,其中TPS-RS就是復位信號,可利用此信號使DSP、URAT復位。電源電壓為12V,12V的電源電壓通過穩壓器7805與7905轉換為5V電壓。選用12V作為系統的電源電源是因為芯片MC3418需要的電壓是12V,為所有芯片里面需呀供電電壓最高的,而其他芯片只需5V甚至更低。
3、語音前端設計
該功能模塊的主要任務是對輸入的低功率語音信號進行放大濾波,轉換為負載所需的足夠的輸出功率信號。之后需要再對語音信號進行編碼。語音前端可分為信號放大濾波電路與語音編解碼電路。
語音信號放大濾波電路,是為了把信號增大到可利用的程度。在語音編碼前端對信號進行放大選用LM356運算放大器,其輸入性能比通常的運放增強一個數量級以上,可以應用于采樣和同步電路、快速的A/D和D/A轉換器、寬帶、低噪聲等放大器。
編/解碼芯片采用MC3418。這但是單片MC3418只能工作在半雙工模式。為了完成全雙工,采用了兩片MC3418,分別用于編解碼電路。
編碼和解碼電路的外圍電路相同,編碼電路將編/解碼選擇引腳(15腳)置高電平,解碼電路將此引腳接地即處于低電平。
4、UART部分
擴展設備UART包括電平轉換器和UART協議控制器。電平轉換器將計算機串口送來的15v數據電平轉化為0~5V的TTL電平。UART協議控制器選用的是TL160C550。
TL160C550的作用是對從外圍器件接收的信號實行串行到并行的轉換,對從CPU接收的信號實行并行到串行的轉換。在ACE(異步通信單元)工作的任何時候CPU都可以讀ACE(異步通信單元)的狀態。該接口使用TL16C550芯片是TL16C450異步通信單元(ACE)的升級產品。TL16C550內嵌完整的MODEM控制協議和處理器終端系統,減輕用戶在通信協議上的軟件編程以及管理工作。TL16C550還有可編程的片內波特率產生器,能對基準時鐘進行分頻并產生內部發生器邏輯的16*時鐘,DSP可以在任何時刻訪問其內部寄存器。它使用1.8432MHz和3.072MHz晶體頻率的波特率產生器可得到各種的數據速率。該系統把UART擴展在VC5409的I/O空間。
TL16C550輸出的是TTL電平,所以在跟PC通信時需要進行電平轉換,轉換為RS-232電平。電平轉換使用MAX3238即多通道RS-232驅動器/接收器。
6、總線驅動器
由于DSP芯片的地址總線和數據總線的驅動能力有限,從VC5409上引出的16為數據線(D15-D0)與16位地址線(A15-10),經過一級總線驅動器(BUFFER),可以有效增強驅動能力,以便擴展足夠的外設。同時BUFFER起到隔離作用,避免擴展的5V高電壓外設燒毀3.3V的低電壓VC5409。總線驅動器器件選用SN74LVTH16245,這是一種16位總線驅動器,與地址、數據總線均為16位的VC5409匹配。其中數據總線使用SN74LVTH16245來進行雙向驅動,需要特別是針對數據總線進行加強驅動能力的設計;地址總線是單向的,沒有方向的控制使用SN74LVTH16245單向驅動器就可以了。
7、擴展存儲器
由于VC5409為ROM型器件,用戶的運行程序和數據在掉電后不能保留,需要擴展FLASH EEPROM來加以存儲。