Altera Quartus II軟件v14.1支持業界第一款具有硬核浮點DSP模塊的FPGA實現TFLOP性能
2014-12-16
來源: Altera公司
Altera公司(Nasdaq: ALTR)今天發布其Quartus® II軟件v14.1,擴展支持Arria® 10 FPGA和SoC——FPGA業界唯一具有硬核浮點DSP模塊的器件,也是業界唯一集成了ARM處理器的20 nm SoC FPGA。Altera最新的軟件版本可立即支持集成在Arria 10 FPGA和SoC中的硬核浮點DSP模塊。用戶現在可以選擇三種獨特的DSP設計輸入流程,DSP性能達到業界領先的1.5 TFLOPS。軟件還包括多項優化,加速Arria 10 FPGA和SoC設計時間,提高了設計人員的效能。
Arria 10 FPGA和SoC中集成了IEEE 754兼容浮點DSP模塊,前所未有的提高了浮點DSP性能、設計人員的效能以及邏輯利用率。Quartus II軟件v14.1提供了高級工具流程,為硬核浮點DSP模塊提供多種設計輸入選項,支持用戶迅速設計并實現解決方案,滿足各種需要大量計算的應用需求,例如,高性能計算(HPC)、雷達、科學和醫療成像等應用領域。這些設計流程包括為軟件編程人員提供的OpenCL,為基于模型的設計人員提供的DSP Builder,以及為傳統FPGA設計人員提供的硬件描述語言(HDL)流程。與軟核實現不同,硬核浮點DSP模塊不會占用寶貴的邏輯資源來實現浮點操作。
Quartus II軟件v14.1的其他特性包括:
·增強設計空間管理器II (DSE II)工具加速了時序收斂,為用戶提供實時狀態和報告數據。數據可以用于和計算群同時產生的多次編譯進行逐項對比。
·優化的集中式IP分類和改進后的圖形用戶界面(GUI)有助于在一個位置進行存儲,很容易找到所有定制IP。
·此外,Altera新的非易失MAX® 10 FPGA在小外形封裝、低成本和瞬時接通可編程邏輯器件封裝中包含了雙配置閃存、模擬和嵌入式處理功能。
·增強JNEye串行鏈路分析工具進一步簡化了電路板級設計和規劃。JNEye工具結合Arria 10硅片模型,能夠仿真Arria 10設計中的傳輸線模型,估算插入損耗和交叉串擾參數。
關于Quartus II軟件v14.1最新特性的詳細信息,請訪問Quartus II軟件新增特性網頁。
價格和供貨信息
現在可以下載訂購版和免費網絡版的Quartus II軟件v14.1。Altera的軟件訂購程序將軟件產品和維持費用合并在一個年度訂購支付中。訂戶可以收到Quartus II軟件、ModelSim®-Altera入門版軟件,以及IP基本套裝的全部許可,它包括Altera最流行的IP內核。一個節點鎖定的PC許可年度軟件訂購價格為2,995美元,可以通過Altera eStore購買。
Altera簡介
Altera®的可編程解決方案幫助電子系統設計人員快速高效地實現創新,突出產品優勢,贏得市場競爭。Altera提供FPGA、SoC、CPLD,以及電源管理等互補技術,為全世界的客戶提供高價值解決方案。
ALTERA、ARRIA、CYCLONE、HARDCOPY、MAX、MEGACORE、NIOS、QUARTUS和STRATIX等字詞和標識是Altera公司的商標,在美國專利和商標事務所以及其他國家進行了注冊。所有其他被認定為商標或者服務標記的字詞和標識的所有權屬于其各自持有人,http://www.altera.com.cn/common/legal.html對此進行了解釋。