基于EP1C3T144C8的FPGA的開發板設計
電子技術 中國地質大學(武漢) 劉輝
摘要: 現場可編程門陣列(FPGA,Field Programmable Gate Array)的出現是超大規模集成電路(VISI)技術和計算機輔助設計(CAD)技術發展的結果。FPGA器件集成度高、體積小,具有通過用戶編程實現專門應用的的功能。它允許電路設計者利用基于計算機的開發平臺,經過設計輸入、仿真、測試和校驗,直到達到預期的效果。利用FPGA可以大大縮短系統的研制周期,減少資金投入。更吸引人的是采用FPGA器件可以將原來的電路板級產品集成為芯片級產品,從而降低了功耗,提高了可靠性,同時還可以很方便的對設計進行在線修改。FPGA器件成為研制開發的理想器件,特別適于產品的樣機開發和小批量生產,因此人們也把FPGA稱為可編程的ASIC。
Abstract:
Key words :
現場可編程門陣列(FPGA,Field Programmable Gate Array)的出現是超大規模集成電路(VLSI)技術和計算機輔助設計(CAD)技術發展的結果。FPGA器件集成度高、體積小,具有通過用戶編程實現專門應用的的功能。它允許電路設計者利用基于計算機的開發平臺,經過設計輸入、仿真、測試和校驗,直到達到預期的效果。利用FPGA可以大大縮短系統的研制周期,減少資金投入。更吸引人的是采用FPGA器件可以將原來的電路板級產品集成為芯片級產品,從而降低了功耗,提高了可靠性,同時還可以很方便的對設計進行在線修改。FPGA器件成為研制開發的理想器件,特別適于產品的樣機開發和小批量生產,因此人們也把FPGA稱為可編程的ASIC。
可以斷定FPGA在結構、密度、功能、速度和靈活性方面將得到進一步的發展。隨著工藝和結構的改進,FPGA的集成度將進一步提高,性能將進一步完善,成本將逐漸下降,在現代電子系統設計中將起到越來越重要的作用。
1 硬件電路設計及原理
1.1 硬件電路整體結構
本設計的開發板電路包括6個部分:下載電路、下載接口、FPGA、電源電路、和擴展接口。其電路結構框圖如下:

1.1.1主芯片EPlC3T144C8
Altera Cyclone系列FPGA是A1tera公司2003年9月份推出的,基于1.5v,0.13μm工藝,Cyclone是一個性價比很高的FPGA系列。其中EPlC3T144是Cyclone系列中的一員,共有2910邏輯單元,59904RAM bits,1個PLLs,最多有104個用戶I/O,可以說這款FPGA的資源非常豐富,足夠滿足大型設計的需要。
本設計選用Altera公司的Cyclone系列芯片,芯片型號為EPlC3T144C8,因為該芯片是Altera公司推出的低價格、高容量的FPGA,其以較低的價格、優良的特性及豐富的片上資源在實際應用中被廣泛的采用,這些都是其他同類產品無法相比的。
EPlC3T144C8芯片采用1.5V內核電壓,0.33 μmSRAM工藝,與其他同類產品相比具有以下特點:
(1)邏輯資源豐富,邏輯單元(LE)數量為2910個。
(2)有104個可用I/O引腳,I/O輸出可以根據需要調整驅動能力,并具有壓擺率控制、三態緩沖、總線保持等功能:整個器件的I/0引腳分為四個區,每個區可以獨立采用不同的輸入電壓,并可提供不同電壓等級的I/0輸出。
(3)多電壓接口,支持LVTTL,LVCMOS,LVDS等I/0標準。
(4)靈活的時鐘管理,片內配有一個鎖相環(PLL)電路,可以提供輸入時鐘的1~32倍頻或分頻、156~417ps相移和可變占空比的時鐘輸出,輸出時鐘的特性可直接在開發軟件Quartos II里設定。經鎖相環輸出的時鐘信號既可以作為內部的全局時鐘,也可以輸出到片外供其它電路使用。
(5)內有SignalTap嵌入式邏輯分析器,極大地方便了設計者對芯片內部邏輯進行檢查,而不需要將內部信號輸出到I/O管腳上。
1.2 設計電路模塊及原理
1.2.1 下載線電路
Altera器件的編程連接硬件包括:ByteBlaster并口下載電纜、ByteBlasterMV并口下載電纜、MasterBlaster串口/USB通信電纜、BitBlaster串口下載電纜。 本設計采用了ByteBlasterMV串口口下載電纜。
ByteBlasterMV串口下載電纜采用兩種下載模式:被動串行模式和JTAG仿真下載模式。
◆.被動串行模式(PS)

為了利用ByteBlasterMV并口下載電纜配置1.5VCyclone系列EPlC3T144,3.3V電源中應該連接上拉電阻,電纜的VCC腳連接到3.3V電源,而器件的VCCINT引腳連到相應的1.5V電源。對于PS配置,器件的VCCIO引腳必須連到2.5V或3.3V電源。對于JTAG在線配置和在線編程,電纜的VCC引腳必須連接3.3V電源。
ByteBlasterMV并口下載電纜與PC機相連的是25針插頭,與PCB電路板相連的是10針插座。數據從PC機并口通過ByteBlasterMV并口電纜下載到電路板。
1.2.2 電源電路
采用LMl086系列芯片為電路提供穩定的電源。LMl086是一系列工作在1.5A負載電流下,最大輸出電流為1.5A的低輸出電壓控制器。在本設計中用于為FPGA提供1.5V和3.3V電源電壓。該芯片的主要特點:
(1). 可以得到2.85V、3.3V、5.0V電壓并且有不同的版本。
(2).電流限制和熱保護。
(3).1.5A輸出電流。
該電路將5.0V的電源電壓從左端輸入轉化為3.3V從電路右端輸出,采用的芯片是LMl086IS一3.3,為電路中需要3.3V電源電壓的部分提供電壓。其中F1為保險絲,可以保護電路。D1是穩壓管,使電源電壓更加穩定。電路中電容均為濾波之用,C2、C4為高頻濾波電容,Cl、C3、C5為低頻濾波電容。

將3.3V的電源電壓從左端輸入轉化為1.5V從電路右端輸出,采用的芯片是LMl086IS—ADJ,該電路同上邊的電源部分原理基本相同該芯片輸出電壓可調,為電路中需要1.5V電源電壓的部分提供電壓。該電路同上邊的屯源部分原理基本相同
電路的這兩部分采用了LMl086系列芯片,電路中接有濾波電容,使整個電路設計非常合理輸出非常穩定,可以分別擔負起為電路提供穩定的3.3V、1.5V電壓的的作用,保障了電路的正常工作。
1.2.3 電源監控及復位電路
本設計的復位電路采用的芯片是IMP811。IMP811是低電壓電源監控器,它的作用是用來監控供給微處理器、微控制器和其他一些數字系統的3.0V、3.3V、5.OV電源電壓。在本電路中用于監控FPGA的3.3V電源電壓,并且是復位電路的重要組成部分。它的主要特點有:
(1).6μA輸出電流。
(2).可監視3.OV、3.3V、5.0V電源電壓。
(3).手工復位輸入。
(4).電壓低于1.1V復位有效。
根據對于該芯片的介紹可知電路的工作原理如下:
當輸入的電源電壓VCC3.3不穩定即超出了IMP811允許的范圍時,芯片會自動由nReset輸出復位信號對電路進行保護,防止電路的元器件被燒壞另外,此電路還有手動復位鍵RESETl,可由IMP81l的nMR輸入,為電路提供手動復位信號,用于在電路不能正常工作時,將整個電路重新啟動。
1.2.4 其他電路設計
1. 本設計的各個電源都接有0.1μ退偶電容,這些電容在做板時必須擺在各個芯片周圍用來濾除電源中的高頻雜波,保證電路中各個芯片正常工作。
2. 本設計選用的晶振為50MHZ,它可以為整個電路提供時鐘信號。
3.本設計的FPGA中配有一個鎖相環,由1.5V電源經過濾波電路為其提供工作電壓。


2 結束語
本論文結合FPGA結構原理和元件特性及EDA設計技術,對開發板的設計進行了研究,完成的主要工作及成果如下:完成了基于FPGA的開發板方案設計;完成了開發板的硬件電路設計總體設計及功能模塊劃分。
本論文需要改進及進一步完善的工作主要有:
1.由電路的結構原理可以看出,本設計只做了外圍電路的接口,沒有完成與之配套的外圍電路設計。為此,可以進一步設計更多的外圍擴展電路來實現不同的擴展功能。2.本論文主要針對的是開發板硬件的設計、原理,對軟件方面做的工作不多。這也是需要進一步的完善,可以通過更多的軟件設計來檢測和實現開發板的功能。鑒于作者時間和水平的有限,論文中必有諸多錯誤和不足,希望得到老師們的批評和指正。
此內容為AET網站原創,未經授權禁止轉載。