《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > Innovus機器學習在高性能CPU設計中的應用
Innovus機器學習在高性能CPU設計中的應用
2020年電子技術應用第8期
邊少鮮1,Micheal Feng1,David Yue1,欒曉琨1,蔡 準2,蔣劍鋒1
1.天津飛騰信息技術有限公司,湖南 長沙410000;2.上海楷登電子科技有限公司,上海201204
摘要: 高性能芯片設計在7 nm及更高級的工藝節點上,設計規模更大、頻率更高、設計數據和可變性更復雜,物理設計難度增大。機器學習在多領域均獲得成功應用,復雜的芯片設計是應用機器學習的一個很好的領域。Cadence將機器學習算法內置到Innovus工具中,通過對芯片設計數據進行學習建模,建立機器學習模型,從而提升芯片性能表現。建立了一個應用機器學習優化延時的物理流程來提升芯片設計性能。詳細討論分析了分別對單元延時、線延時、單元和線延時進行優化對設計的影響,進而找到一個較好的延時優化方案。最后利用另一款設計難度更大,性能要求更高的模塊從時序、功耗、線長等方面較為全面地分析驗證設計方案的合理性。
中圖分類號: TN402
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.209801
中文引用格式: 邊少鮮,Micheal Feng,David Yue,等. Innovus機器學習在高性能CPU設計中的應用[J].電子技術應用,2020,46(8):54-59,63.
英文引用格式: Bian Shaoxian,Micheal Feng,David Yue,et al. Innovus machine learning application in performance CPU design[J]. Application of Electronic Technique,2020,46(8):54-59,63.
Innovus machine learning application in performance CPU design
Bian Shaoxian1,Micheal Feng1,David Yue1,Luan Xiaokun1,Cai Zhun2,Jiang Jianfeng1
1.Tianjin Phytium Technology Co.,Ltd.,Changsha 410000,China;2.Cadence Design Systems,Inc.,Shanghai 202014,China
Abstract: The high-performance chip design has a larger design scale, higher frequency, more complex design data and reliability, and more signoff indicators under 7 nm and higher process nodes. Machine learning has been successfully applied in many fields, and complex chip design is a good field for applying machine learning. Cadence built the algorithm into the Innovus tool, and built the machine learning model by learning and modeling the chip design data to improve chip performance. A physical design process that applies machine learning to optimize latency is established to improve chip design performance. This paper presents a machining-learning-based physical design flow that optimizes delay to improve chip design performance. In orde to choose a better solution,the effect of optimizing the cell delay,net delay,cell and net delay separately on the design was discussed and analyisised in detail. Finally,the solution is applied to another block design with more difficult design and higher performance requirements . To verifies the consistency of the flow,a more comprehensive analysis is completed from the aspects of timing,power,wire length,etc.
Key words : machine learning;Innovus;chip design;physical design

0 引言

    摩爾定律揭示了集成電路的集成度和技術節點的飛速發展,這使得芯片設計的復雜度和數據量快速上升,尤其是芯片的物理設計更是涉及海量的數據和信息,且運行時間和設計周期漫長,迭代一次的時間和資源代價很大,這對設計師的經驗與能力要求很高。機器學習如今在各個領域都有廣泛的應用,其能學習數據規律建立模型從而快速推斷結果[1]。如果能在物理設計中應用機器學習挖掘設計規律,且基于推斷的求解來進行物理設計,可加速芯片設計。國內外很多學者在此方面有了成功的研究,包括PAN D Z等詳細介紹的在物理設計中應用機器學習[2]。LI B使用機器學習由全局布線線預測詳細布線結果[3]。TSMC在物理設計中應用機器學習的兩款芯片分別可使頻率提升40 MHz和減少20 000時鐘門控單元等[4]

    本文基于Cadence Innovus工具建立應用機器學習進行延時優化的物理設計流程,研究7 nm工藝下不同層金屬的特性,設置三個實驗組單元延時優化、線延時優化、單元和線延時同時優化與傳統物理設計流程進行對比分析。同時將應用機器學習進行延時優化的物理設計流程應用到更大規模,設計復雜度更高的ARM架構的一款CPU設計中,均得到了很好地性能優化。最終確定了兩款模塊芯片均采用Innovus機器學習進行延時優化的物理設計流程。




本文詳細內容請下載:http://m.viuna.cn/resource/share/2000002945




作者信息:

邊少鮮1,Micheal Feng1,David Yue1,欒曉琨1,蔡  準2,蔣劍鋒1

(1.天津飛騰信息技術有限公司,湖南 長沙410000;2.上海楷登電子科技有限公司,上海201204)

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: avtt天堂网永久资源手机版 | 欧美日韩专区国产精品 | 在线成人爽a毛片免费软件 在线成人影片 | 国产成人精品亚洲2020 | 国产欧美日韩综合二区三区 | 成人免费观看视频 | 亚洲欧美综合另类 | 国产日韩欧美在线观看 | 国产一区视频在线 | 毛片又大又粗又长又硬 | 各类毛片 | caoporm国产精品视频免费 | 波多野结衣视频在线观看 | 人人精品 | 一个人看的日本www 一个人看的视频www | 亚洲欧美精品伊人久久 | 九九国产精品视频 | 免费看一片 | 天天黄视频 | 亚洲国产成a人v在线观看 | 九九视频免费精品视频免费 | 亚州第一视频 | 96精品在线| 天天摸天天做 | 久久午夜鲁丝片午夜精品 | 五月综合激情久久婷婷 | 欧美色图888| 久久亚洲综合网 | 在线一区视频 | 精品一区 二区三区免费毛片 | 91短视频在线观看 | 欧美成人免费全部观看天天性色 | 日日做夜夜爽夜夜爽 | 爽爽影院在线 | 久艹在线 | 在线观看一区二区三区视频 | 日韩欧美无线在码 | 久久国产成人午夜aⅴ影院 久久国产欧美日韩精品 | 性刺激欧美三级在线现看中文 | 成人黄色三级视频 | 精品国产一区二区三区www |