一種改進型高速1553B總線發送器斜率控制電路
2022年電子技術應用第9期
劉士全,唐海洋,顧 林
中科芯集成電路有限公司,江蘇 無錫214072
摘要: 傳統的1553B總線通信速率為1 Mb/s,難以滿足目前電子設備對通信總線高速率的要求。設計了一種新型的發送器斜率控制電路,并應用于高速1553B總線發送器芯片,提升了發送器的速率,改善了總線波形質量。測試表明,采用本文設計的改進型1553B總線發送器,通信速率最高可達4 Mb/s,達到現有標準速率的4倍,性能提升效果顯著。
中圖分類號: TN92
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.212385
中文引用格式: 劉士全,唐海洋,顧林. 一種改進型高速1553B總線發送器斜率控制電路[J].電子技術應用,2022,48(9):63-66.
英文引用格式: Liu Shiquan,Tang Haiyang,Gu Lin. Design and performance test of high speed 1553B bus transceiver chip[J]. Application of Electronic Technique,2022,48(9):63-66.
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.212385
中文引用格式: 劉士全,唐海洋,顧林. 一種改進型高速1553B總線發送器斜率控制電路[J].電子技術應用,2022,48(9):63-66.
英文引用格式: Liu Shiquan,Tang Haiyang,Gu Lin. Design and performance test of high speed 1553B bus transceiver chip[J]. Application of Electronic Technique,2022,48(9):63-66.
Design and performance test of high speed 1553B bus transceiver chip
Liu Shiquan,Tang Haiyang,Gu Lin
China Key System & Integrated Circuit Co.,Ltd.,Wuxi 214072,China
Abstract: The traditional 1553B bus communication rate is 1 Mb/s, which is difficult to meet the requirements of military electronic equipment for high-speed communication bus. In this paper, a new transmitter slope control circuit is designed and applied to the high-speed 1553B bus transmitter chip, which improves the speed of the transmitter and the quality of bus waveform. The test shows that using the improved 1553B bus transmitter designed in this paper, the communication rate can reach 4 Mb/s, which is 4 times higher than the existing standard rate, and the performance improvement effect is remarkable.
Key words : 1553B;transceiver;chip design;slope control
0 引言
MIL-STD-1553數據總線因其高可靠性等諸多優點被廣泛應用于武器裝備,實現傳感器、各個分系統的信息共享與傳輸[1-2]。但隨著軟件技術的革新和更快處理器的誕生,傳統1553B僅僅1 Mb/s的數據傳輸速度已無法滿足現代武器裝備研發的需求[3],這也就催生了很多更高更快的通信方式,如時間觸發網絡(TTE)和FC-AE-1553。
近年來,時間觸發網絡的提出,在傳統以太網的基礎上增加了時間同步機制和流量調度算法,具有低誤碼率、低延時、高帶寬、高速率等優勢,能夠適用于未來航天技術的需求[4-5],但時間觸發網絡還處在協議完善階段,離投入實際應用還需要時間;FC-AE-1553在光纖傳輸的基礎上定義了對MIL-STD-1553的上層協議映射,使其達到高速率的同時兼顧穩定性[6],但FC-AE-1553需要改變其物理層,不同形式的信道,其組網方式和連接介質均需重新選擇和改變,這也就導致了研發成本的上升[7]。
因此,高速1553B通信的設計是一個行之有效的方式,在提升通信速率的同時,保留了組網方式、連接介質的一致性,降低了武器裝置研發的成本[8]。業內對高速1553B總線的研究也日趨增多,文獻[9]介紹了2 Mb/s速率1553B總線仿真卡的軟硬件設計與實現;文獻[10]提供了一種4 Mb/s速率1553B總線測試平臺的實現方法,該測試平臺能夠支持4 Mb/s速率1553B的電氣特性參數和總線協議功能測試。
本文詳細內容請下載:http://m.viuna.cn/resource/share/2000004923。
作者信息:
劉士全,唐海洋,顧 林
(中科芯集成電路有限公司,江蘇 無錫214072)
此內容為AET網站原創,未經授權禁止轉載。