使用 ISE 設計工具優化FPGA 的功耗
通過功耗驅動的新型后端流程可降低Virtex-4、Virtex-5 和Spartan-3 設計中的功耗
2008-07-25
作者:Subodh Gupta 博士,
??? 自從 Xilinx 推出 FPGA 二十多年來,研發工作大大提高了 FPGA 的速度和面積效率,縮小了 FPGA 與 ASIC 之間的差距,使 FPGA 成為實現數字電路" title="數字電路">數字電路的優選平臺。今天,功耗日益成為 FPGA 供應商及其客戶關注的問題。
??? 降低 FPGA 功耗是縮減封裝和散熱成本、提高器件可靠性以及打開移動電子設備等新興市場之門的關鍵。Xilinx 在提供低功耗" title="低功耗">低功耗 FPGA 解決方案方面一馬當先。本文說明如何應用計算機輔助設計" title="計算機輔助設計">計算機輔助設計 (CAD) 技術,如 Xilinx ISE 9.2i 軟件中采納的技術,來有效降低功耗" title="降低功耗">降低功耗。
?
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。