《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于FPGA技術的數字相關器的設計與實現
基于FPGA技術的數字相關器的設計與實現
摘要: 同步在通信系統中占有非常重要的地位,同步系統性能的高低在很大程度上決定了通信系統的質量,甚至通信的成敗。相關器是同步系統的關鍵部件之一,因此,要求相關器須有比其它部件更高的可靠性。實際應用中,相關器可用軟件實現也可用硬件電路實現,后者更適合于高速數據通信中的相關檢測。本文在總結一般數字相關器設計的基礎上,設計實現了一種高性能的數字相關器。
關鍵詞: FPGA 相關器
Abstract:
Key words :

       1 引 言  

       同步在通信系統中占有非常重要的地位,同步系統性能的高低在很大程度上決定了通信系統的質量,甚至通信的成敗。相關器是同步系統的關鍵部件之一,因此,要求相關器須有比其它部件更高的可靠性。實際應用中,相關器可用軟件實現也可用硬件電路實現,后者更適合于高速數據通信中的相關檢測。本文在總結一般數字相關器設計的基礎上,設計實現了一種高性能的數字相關器。   

       數字相關器的一般原理如圖1所示。

 

 數字相關器的一般原理

圖1  數字相關器的一般原理

 

  相關器以數倍接收數據bit速率對所輸入的接收數據取樣,每個取樣bit移入數據輸入寄存器,然后逐bit地與存貯在基準寄存器中的基準字進行比較,若兩者一致,輸出正相關脈沖,若輸入數據bit與基準字補碼相一致,則輸出負相關脈沖。正相關和負相關所允許的最大不一致bit數分別

 

存貯在相關器的上限寄存器和下限寄存器里。快時鐘頻率一般是慢時鐘的數十倍,相關計數判決在快時鐘的后半周之內必須完成。因此,時序控制比較復雜,而且輸出相關峰的寬度很窄(半個快時鐘周期),系統工作時容易造成丟峰、漏峰等不良后果,給系統帶來了潛在的不穩定因素,且增加了系統內在功耗。為此,本文提出一種用VHDL設計的在FPGA器件中實現的高速硬件相關器(無快時鐘,適時運算處理)的設計方法。

  3 用VHDL設計數字相關器   

  用VHDL設計數字相關器的邏輯框圖如圖2所示。

數字相關器的邏輯框圖

圖2  字相關器的邏輯框圖

 

  本文用VHDL設計的數字相關器,僅需一個數據時鐘,避免了復雜的時序控制,它采用適時運算處理,所得相關峰的寬度是一個數據比特,比較容易捕獲,不會產生丟峰漏峰等不良現象,提高了相關器的可靠性。  

       下面給出32-bit數字相關器的部分VHDL源程序。

32

 

       4 FPGA實現32-bit數字相關器  

       本設計選用XC4044XLA FPGA芯片實現,開發工具是XILINX公司的FoundationSeries3.1i。相關器僅占該芯片部分資源,該芯片其余資源為同步系統中其它部件所用。  下面給出該相關器測試結果。給相關器設置32位相關碼:將0F7ADH、96E8H依次由低到高置入相關碼寄存器中,其接收數據中的獨特碼與相關碼相同,測試結果如圖3所示。

測試結果

圖3測試結果

 

 

 

       5 結束語  

       用VHDL設計在FPGA芯片中實現數字相關器,簡化了相關器復雜的邏輯電路設計,降低了相關器的功耗,提高了相關器的可靠性。該相關器已成功地應用于某無線通信系統中,性能穩定可靠。

       參考文獻

       1 侯伯亨,顧新.VHDL硬件描述語言與數字邏輯電路設計.西安:西安電子科技大學出版社

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 成人污视频在线观看 | 一个人免费观看的www视频 | 亚洲大胆美女人体一二三区 | 成人羞羞视频免费 | 欧美人与禽杂交大片 | 日日做夜夜爽夜夜爽 | 在线播放黄色片 | 婷婷国产在线 | 国产日本久久久久久久久婷婷 | 日韩欧美精品在线观看 | 黄色一级视频欧美 | 成 人 黄 色 视频165 | 成人黄色激情视频 | 一区二区三区在线视频播放 | 少妇人妻挤奶水中文视频毛片 | 欧美精品一区二区三区视频 | 亚洲精品区 | 嘿嘿连载黄色 | 欧美一区二区不卡视频 | 在线观看视频网站www色 | 天天干在线观看 | 国产亚洲精品自在久久77 | 欧美成人剧情中文字幕 | 日韩福利视频一区 | 日日噜噜夜夜狠狠久久aⅴ 日日噜噜夜夜狠狠久久丁香七 | 男人深夜网站 | 日本高清不卡一区 | 日韩a级大片 | 人人澡人人澡 | 欧美视频xxx | 国产三级国产精品国产普男人 | 黄色三级日韩 | 欧美不卡在线观看 | 宅男在线影院 | 涩涩逼| 波多野结衣不卡 | 色偷偷人人澡久久天天 | 国内精品综合九九久久精品 | 美女1819xxxx | 人成在线 | 免费视频你懂得 |