一種高電源抑制比的CMOS帶隙基準電壓源設計 | |
所屬分類:技術論文 | |
上傳者:serena | |
標簽: CMOS 基準電壓源 | |
所需積分:1分積分不夠怎么辦? | |
文檔介紹: 介紹一種基于CSMC0.5m工藝的低溫漂高電源抑制比帶隙基準電路。本文在原有Banba帶隙基準電路的基礎上,通過采用共源共柵電流鏡結構和引入負反饋環路的方法,大大提高了整體電路的電源抑制比。 Spectre仿真分析結果表明:在-40~100 ℃的溫度范圍內,輸出電壓擺動僅為1.7 mV,在低頻時達到100 dB以上的電源抑制比(PSRR),整個電路功耗僅僅只有30A??梢院芎玫貞迷诘凸母唠娫匆种票鹊腖DO芯片設計中。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2025 華北計算機系統工程研究所版權所有 京ICP備10017138號-2