基于FPGA的高階FIR濾波器強抗干擾數據采集系統 | |
所屬分類:參考設計 | |
上傳者:aet | |
文檔大小:1904 K | |
標簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了一種適用于在強干擾、關鍵信號被無用信號淹沒的情況下,實現高精度數據采集的系統。系統硬件上采用24位高精度A/D采集模擬信號,采用XILINX公司的FPGA作為主控制器;軟件上通過從A/D讀取數字化后的信號,再進行高階FIR濾波,剔除了干擾信號。通過FIR濾波在數據采集系統中的運用,采集系統可以較傳統數據系統有更高的采集精度和更強的抗干擾能力。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2