− 預先驗證過的硬件及軟件子系統顯著減少了設計和集成工作量,同時降低了設計風險并縮短了產品上市時間
− 支持具有24位精度的、從2.0到7.1聲道音頻流,以滿足最新的音頻標準
− 完整的、集成化軟件環境可確保無縫地嵌入到主應用
− 全面的軟件音頻編解碼庫, 支持Dolby、DTS和SRS Labs的最新音頻標準
− 模擬音頻編解碼器以96 dB的動態范圍為線路輸入與輸出、麥克風、揚聲器和耳機提供高品質連接
− 配置完整的音頻IP子系統可在幾小時內完成而非幾周的時間
全球領先的電子器件和系統設計、驗證和制造軟件及知識產權(IP)供應商新思科技公司(Synopsys, Inc.,納斯達克股票市場代碼:SNPS)日前宣布:向市場推出其用于系統級芯片(SoC)設計的一套完整的、集成化硬件和軟件音頻IP子系統DesignWare®SoundWave Audio Subsystem。Synopsys的SoundWave音頻子系統完全可配置,并支持具有24位精度的從2.0到7.1聲道音頻流,以滿足諸如數字電視、機頂盒、藍光光盤播放機、便攜音頻設備及平板電腦等多樣化音頻應用的需求。
SoundWave音頻子系統包含以下組件:32位DesignWare ARC®音頻處理器,標準數字接口,模擬編解碼器,一個可支持來自Dolby、DTS和SRS的最新格式的軟件音頻編解碼器綜合庫;以及包含一個集成媒體流框架的完整的軟件環境。SoundWave音頻子系統還同時包含了虛擬的和基于FPGA的設計原型,以幫助工程團隊加速軟件的開發和對整個系統的驗證。通過將多個IP單元模塊與軟件整合到一起而成為一個預先驗證過的音頻子系統,Synopsys為設計師提供了一套SoC可直接使用的音頻解決方案,能夠顯著減少他們在SoC設計和集成上的工作量,同時降低設計風險及縮短產品上市時間。
在音頻應用中日益增加的多聲道音頻內容的使用以及其更高的采樣速率,增加了今天許多面向消費者的SoC的復雜性。此外,新的音頻標準需要更多的信號處理及帶寬,以在更大的音頻格式范圍內來提供高質量的聲音再現。使用專門的音頻子系統可使音頻處理任務從主處理器上卸載下來,因此降低了設計復雜性并提高了SoC的性能與效率。
“到2014年,在一片SoC上所集成的IP模塊數量的平均值有望接近120個,設計師需要能夠幫助他們在IP集成和管理那些模塊復雜性上大大減少工作量的解決方案”,市場研究公司Semico Research的高級市場分析師Rich Wawrzyniak說道。“憑借完整的、預先驗證過的IP子系統,由于它包含與IP一同使用的硬件和軟件,使設計師能夠在芯片級而非單個的模塊級來解決他們的設計問題。通過DesignWare SoundWave音頻子系統,Synopsys在IP產業中開辟了新的領域,它將使電子開發商以更快的速度進行創新。”
內置硬件
SoundWave音頻子系統的特點是選擇了一個ARC單核或雙核高能效32位音頻處理器,它專為并行處理多個高清、多通道音頻流而優化。該音頻子系統包含I2S和S/PDIF數字接口,可以用于片外的音頻連接以及高帶寬的片上連接如HDMI。ARM® AMBA® 3 AXI™/AHB協議的系統接口使其易于集成到SoC架構中。模擬音頻編解碼器為線路輸入輸出、麥克風、揚聲器和耳機提供高品質音頻連接。一套容易使用的配置工具使設計師能夠快速地選擇諸如聲道數量與音頻接口數量等選項,使配置一個完整的音頻子系統僅需幾小時,而非手工完成的幾個星期。Synopsys同時還提供SoC集成服務,來幫助客戶將子系統集成到他們的芯片之中,或對子系統進行定制以滿足客戶獨特的應用需求。
專用軟件
SoundWave音頻子系統提供了一個完整的、可直接使用的軟件環境,它包括支持來自Dolby實驗室(如Dolby Digital Plus和TrueHD)、DTS(如DTS HD Master Audio)、SRS實驗室(如TruSurround HD4和TruVolume)和微軟公司(如WMA 10 Pro)的最新多聲道音頻格式的音頻編解碼器,還包含如Ogg Vorbis與FLAC等流行的開源格式。SoundWave音頻子系統內置媒體流框架嵌入了解碼器、編碼器以及如音量控制、均衡器和環繞平衡等音頻后處理的功能。該框架可使軟件編解碼器和后處理軟件很方便地實例化到子系統中。基于行業標準的GStreamer多媒體軟件的音頻插件,使開發者能夠快速地將音頻子系統軟件整合到他們的主應用軟件當中。
虛擬和硬件原型
有豐富軟件的電子設備的開發者、尤其是那些將定位于移動和消費性市場的開發者,必須不僅要應對其設計中不斷上升的軟件內容,而且還要面對開發軟件并將其與硬件集成的挑戰。為了減輕軟件開發工作量,一個基于Synopsys的Virtualizer™的SoundWave音頻子系統虛擬原型,確保了音頻軟件協議棧與應用軟件的早期集成,這在投片回來前幾個月就得以實現。該音頻子系統的HAPS®基于FPGA的原型解決方案確保實現即時軟件開發,并為快速的全系統集成與驗證提供一個可擴展的平臺。
“由于設計師為應對SoC設計不斷增長的復雜性而演變其方法論,所以IP的交付形式也必須跟著演變”,Synopsys IP和系統營銷副總裁John Koeter說道。“設計師們需要軟件與硬件的最佳結合來滿足他們設計的性能、成本、功耗及進度要求。DesignWare SoundWave音頻子系統通過提供完整端到端的已經驗證的、現成可用的音頻子系統,使設計師顯著縮短了他們從概念到實現的時間。”
供貨
現已可向早期采用者提供DesignWare音頻子系統,全面上市時間為2012年4月。更多信息,請訪問:www.synopsys.com/audiosubsystem
關于DesignWare IP
Synopsys是一家為各種SoC設計提供高質量和硅驗證IP解決方案的領先供應商。公司豐富的DesignWare IP產品組合包括:針對各種廣為應用的協議,包括各種控制器、物理層(PHY)和驗證IP的完整的接口IP解決方案、模擬IP、各種嵌入式存儲器、邏輯庫、可配置處理器內核和子系統。此外,為了支持軟件開發和硬件/軟件對IP的集成,Synopsys還它的許多IP產品提供驅動器、事務級模型和原型。Synopsys的 HAPS®基于FPGA的原型解決方案可實現在系統環境中的IP和SoC驗證。Synopsys的Virtualizer虛擬原型工具箱使設計師能夠比傳統方法提早很久就開始為IP或者整個SoC開發軟件。憑借其強大的IP開發方法、各種可重用工具,以及在質量和全面技術支持方面的大力投入,Synopsys使得設計人員能夠加快產品上市時間和減少集成風險。如需更多有關DesignWare IP的信息,請登陸http://www.synopsys.com/designware,或者在Twitter(http://twitter.com/designware_ip.)上關注我們。
關于Synopsys®
新思科技公司(Synopsys, Inc., Nasdaq:SNPS)是全球電子設計自動化(EDA)行業的領導者,為全球電子市場提供用于半導體設計、驗證和制造的軟件、知識產權(IP)和服務。Synopsys完整的、集成化的產品組合將其實施、驗證、IP、制造和現場可編程門陣列(FPGA)等方案集于一體,幫助設計師和制造商解決了當前所面對的各種關鍵挑戰,如功率消耗、良率管理、系統到芯片(system-to-silicon)驗證以及實現時間等。這些技術領先的解決方案可幫助Synopsys的客戶建立競爭優勢,既可以將最好的產品快速地帶入市場,同時降低成本和進度風險。Synopsys的總部位于加利福尼亞州的山景城(Mountain View),并且在北美、歐洲、日本、亞洲和印度設有大約70家辦公室。如需獲得更多信息,請登陸http://www.synopsys.com。