《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 基于AD9978A雙通道的CCD相機設計
基于AD9978A雙通道的CCD相機設計
來源:電子技術應用2013年第3期
黃 濤1,2,廖 勝1,韓維強1
1.中國科學院光電技術研究所,四川 成都610209; 2.中國科學院大學,北京100049
摘要: 基于ADI公司的雙通道、14 bit串行輸出圖像預處理芯片(AFE)AD9978A設計了一套CCD黑白數字攝像機電路系統。系統采用Dalsa公司的1 024×1 024幀轉移面陣CCD FTT1010M作為圖像傳感器,采用專用集成芯片DPP2010A作為時序發生器,以FPGA 為控制核心,并應用LVDS接口完成圖像輸出。針對CCD雙通道輸出時通道間存在的不均勻性問題,使用AD9978A在電路上給出了改進,并系統研究了該芯片復雜的寄存器配置問題。經驗證,該系統能在不添加任何均勻性校正算法的情況下,輸出均勻性良好的雙通道圖像。
中圖分類號: TN492
文獻標識碼: A
文章編號: 0258-7998(2013)03-0057-04
Dual channel CCD digital camera circuit design based on AD9978A
Huang Tao1,2,Liao Sheng1,Han Weiqiang1
1.Institute of Optics and Electronics,Chinese Academy of Sciences,Chengdu 610209,China; 2.University of Chinese Academy of Sciences,Beijing 100049,China
Abstract: A set of CCD monochrome camera circuit is designed based on ADI Company′s dual channel,14 bit HD image signal processor with precision timing core AD9978A. The system adopts the Dalsa Company’s 1 024×1 024 frame transfer array CCD FTT1010M as the image sensor and a special integrated chip DPP2010A as the PPG,and applies FPGA as the core of the system controller and the LVDS interface to complete the image output. According to the problem of nonuniformity between each channel after the transmission of the CCD dual channel output, the circuit is improved by using AD9978A. And the complex register allocation of this chip has been studied. After verification, the image performs good uniformity with the system in the case of none adding algorithm of nonuniformity correction.
Key words : CCD;dual channel;AFE;image uniformity

    CCD(Charge Coupled Devices)以其高靈敏度、較寬的動態范圍以及較高響應速度,成為當前的主流圖像傳感器之一。以CCD為核心的圖像處理系統包括CCD陣列、模擬前端AFE(Analog Front End)和數字處理模塊,其中模擬前端是實現前端CCD原始圖像模擬輸入信號到后端數字處理信號轉換的關鍵環節,其性能直接決定了系統成像的圖像質量。本文以ADI雙通道、14 bit串行輸出高速圖像預處理芯片AD9978A為AFE設計了一套CCD黑白數字攝像機,在提高數據傳輸和處理速率的同時,保證圖像的均勻性。

1 系統的設計與實現
1.1 系統電路組成

    系統電路主要由CCD芯片、驅動電路、可編程脈沖發生器PPG(Programmable Pulse Generator)、前端處理電路(Front End)、FPGA、EPLD、LVDS接口電路和二次電路等部分組成,如圖1所示。

 

 


    系統以FPGA為核心,協同可編程脈沖發生器產生主時鐘以及各種時序信號,經由時鐘驅動、控制前端處理電路將CCD輸出的模擬信號進行模擬前端放大、相關雙采樣及增益控制(VGA)后完成A/D轉換,產生的14 bit采樣數據以串行LVDS信號輸出至FPGA進行圖像輸出信號合成,最后由EPLD完成圖像輸出信號的轉發。
1.2 系統的具體實現
1.2.1 CCD芯片

    系統采用Dalsa公司的1 024×1 024幀轉移面陣CCD FTT1010M[1]作為圖像傳感器。該芯片由成像區(Image Section)和存儲區(Storage Section)組成。有兩種輸出模式:一種是單通道(左端W)輸出,其特點是所需A/D資源少,所成圖像無需拼接,但是速度慢;另一種是雙通道(左端W,右端X)輸出,其特點是速度快,但需雙路A/D資源,且成像需要拼接。
1.2.2 模擬前端處理電路(AFE)
    由于CCD輸出的是帶有暗電流噪聲影響和輸出放大器復位脈沖串擾的模擬信號,因此必須進行圖像處理才能為后續電路使用。本系統選用ADI公司的AD9978A[2]作為圖像預處理芯片,它采用雙通道技術,同步進行包括相關雙采樣(CDS)、增益控制(VGA)、A/D轉換的CCD信號處理流程,并使用LVDS串行輸出方式輸出;自帶精確時鐘控制核心,不僅為CDS提供了數據采樣時鐘和保持時鐘,更為整個CCD信號處理部分提供了同步時間序列,其結構如圖2所示。


1.2.3 可編程脈沖產生器(PPG)
    可編程脈沖產生器采用Dalsa公司推出的專用芯片DPP2010A[3],主要用于產生CCD所需的水平轉移時鐘、復位信號以及前端處理器所需的主時鐘AFECLK。它是一款可為Dalsa公司的全幀和幀轉移圖像傳感器提供高頻脈沖的可編程IC。當系統采用不同型號的CCD來產生不同時序時,其完全的再編程能力使得不必對硬件進行重新設計,只需重新編寫配置文件寫入器件即可。
1.2.4 系統控制器
    作為整個CCD相機的核心部分,系統控制器選用Xilinx Spartan3系列的XC3S400。該芯片擁有40萬個邏輯門,包含5個基本可編程功能結構:可配置邏輯塊(CLBs)、輸入輸出部件組(IOBs)、塊RAM、乘法塊以及數字時鐘管理模塊(DCM),主要用于產生主時鐘、CCD的成像區和存儲區垂直驅動時鐘以及對串行A/D數據的解調,并能提供圖像預處理的功能。
1.2.5 LVDS接口電路
      LVDS接口電路主要由EPLD和串行調制解調器組成。EPLD主要用于產生LVDS芯片時鐘,并完成接口控制命令解析和轉發的功能。該部分選用Xilinx公司的XCR3128為核心,搭配NS公司的DS92LV1021和DS92LV1210對控制命令、圖像數據和同步信號進行調制解調。
2 AD9978A的性能分析
    雙通道技術是在圖像傳輸和數據處理過程中,將圖像分成左、右獨立的兩塊,利用兩個相同的通道分別取址傳輸,以達到提高傳輸速率和數據處理速率的目的。
    傳統AFE芯片只設計了單通道,要實現雙通道技術,需要兩片同類型芯片并聯工作。但是,由于工作環境和外圍硬件電路本身條件均不能保證相似性,會產生較明顯的整體亮度和反差不一致, 影響圖像拼接效果。AD9978A采用雙通道技術,在硬件上保證了雙通道傳輸過程中的工作環境,如工作溫度等的大體一致,同時內部時鐘控制核心系統保證了數據處理過程中的同步性。因此,在一片芯片上即可實現雙通道數據傳輸和數據處理,以提高傳輸速率和處理速率。
2.1 AD9978A外圍電路分析
    AD9978A的外圍電路如圖3所示,共有3.3 V和1.8 V兩種供電電壓,其中模擬電源(AVDD)、數字電源(DVDD)和LVDS驅動電源必須由同一個1.8 V電壓供應,而接口電源(IOVDD)則需要供應3.3 V。AVDD與AVSS之間需通過去耦電容接地,以達到去除紋波、抗干擾的效果。
    在布線時, LVDS信號線需遠離主時鐘(CLI)以防止串擾;同時,每對LVDS信號線之間也要盡可能遠離,以免產生寄生電容。
2.2 AD9978A寄存器功能分析
    AD9978A擁有強大的寄存器集合,能滿足用戶希望方便可調前端處理功能的需求,其配置流程圖如圖4所示。配置時,所有寄存器必須遵循嚴格的先后順序。
    (1)Soft Reset:需對所有內部寄存器進行軟復位設置,在這一過程中需延遲一段時間以保證復位成功。
    



    本設計以AD9978A為主要研究對象,采用專用集成芯片構成了CCD驅動電路。經實驗證明,AD9978A在雙通道圖像處理上提供了較好的均勻性(在半飽和度情況下,非均勻性低于1.9%)。為了得到更高質量的圖像,還需添加去光暈等圖像處理算法。由于AD9788A最大可處理14 bit數據,本設計僅采用低10位數據,系統具有很寬的可調動態范圍。
參考文獻
[1] Datasheet Archive.FTT1010M 1M frame transfer CCD image sensor[Z].Canada:DALSA Professional Imaging,2007.
[2] Datasheet Archive.AD9978A dual-channel,14-bit HD image signal processor with precision timing core[Z].USA:ADI,2008.
[3] Datasheet Archive.DPP2010A HF pulse pattern generator[Z].Canada:DALSA Professional Imaging,2008.

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 欧美xxx精品 | 亚洲欧美日韩中字综合 | 欧美系列第一页 | 亚洲三级黄色片 | 欧美日韩中文字幕一区二区高清 | 高清性色生活片97 | 精品欧美在线精品 | 免费一区二区三区在线视频 | 国产免费不卡 | 免费看一级a一片毛片 | 夜夜爽夜夜叫夜夜高潮漏水 | 成人免费视频网站 | 三级视频网 | 一区二区不卡免费视频 | 久久国产首页 | 日韩欧美三级 | 成人免费在线看片 | 手机福利视频一区二区 | 免费观看黄色片 | 国产精品午夜在线播放a | 精品亚洲综合在线第一区 | 日韩成人精品 | 日本三级黄网站 | 亚洲一区二区三区中文字幕 | 欧美一级www片免费观看 | 亚洲黄色在线视频 | 国产高清在线免费视频 | 成年人在线视频观看 | 美女黄色在线 | 亚洲欧美第一 | 亚洲国产男人本色在线观看的a站 | 香蕉视频一区二区 | a级毛片毛片免费观看永久 a级毛片黄色 | 一区二区高清在线 | 亚洲性爰视频 | 国产伦精品一区二区三区免 | 亚洲图片色图 | 亚洲日韩欧美视频 | 日本高清一区二区三区水蜜桃 | 国产精品成人一区二区 | 欧美一欧美一区二三区性 |