《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > 賽靈思發布ISE12.2強化部分可重配置FPGA技術

賽靈思發布ISE12.2強化部分可重配置FPGA技術

2010-07-29
作者:賽靈思

    ISE12.2設計套件強化了其部分可重配置技術設計流程,并通過智能時鐘門控技術降低24%的BRAM功耗。賽靈思部分可重配置技術,是目前唯一經行業驗證的可重配置FPGA技術。

    2010 年 7月 28 日,中國北京 ——全球可編程平臺領導廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出其第四代部分可重配置設計流程,以及智能時鐘門控技術的多項全新強化方案,可針對Virtex-6 FPGA設計中BRAM(block-RAM)降低24%的動態功耗。設計人員即日起即可下載ISE12.2設計套件,利用其簡便易用、直觀的部分可重配置設計流程,進一步降低功耗和整體系統成本。同時,最新推出的ISE版本還可提供一項低成本仿真方案, 支持嵌入式設計流程。

    賽靈思 ISE 設計套件高級市場營銷總監 Tom Feist 指出:“由于系統日趨復雜,如今的設計人員往往需要以更少的資源實現更高的目標,而FPGA的可配置能力加上其固有的可編程性,使其成為設計人員的一項重要資產。賽靈思FPGA一直以來就支持部分可重配置功能,并且具備現場編程和重編程的高度靈活性。在成本、開發板容量及功耗均面臨嚴苛限制的今天,行業需要更高效更經濟的設計方案在競爭中取得優勢,這就是為什么賽靈思一直致力于讓設計流程更加容易的重要因素。”

    部分可重配置技術具備可即時調整的高度靈活性,可以大幅擴充單一FPGA的容量。在器件運行中,設計人員可對FPGA某些區域進行重新編程,藉此加入新的功能,而器件其余部分正在運行的應用則完全不會受到任何影響。例如,用戶開發無線光傳輸網絡方案,少用30-45%的資源就可以實現多端口多路復用器/轉發器的功能,而軟件無線電(SDR)解決方案可以在不干擾其他波形繼續運行的同時動態交換通信波形,而且也無需改用更大或是額外的器件。部分可重配置技術還可以幫助設計人員有效的管理功耗,當系統無需在最高性能運行時,可以使用低能耗的方式來替代高能耗功能運行。

    賽靈思采用更直觀的設計流程以及界面,使其第四代部分可重配置技術更加易于使用。其中包括一個經進一步改進的時序約束和時序分析流程,自動插入代理邏輯以橋接靜態和可重配置部分,并具備完整的設計時序收斂和仿真功能。ISE12 使得設計人員可以應用Virtex-4, Virtex-5 和Virtex-6器件,實現各種部分可重配置應用。如需了解更多詳細內容,請登錄www.xilinx.com/cn/ISE.

    針對降低BRAM功耗,時鐘門控技術不斷創新,為幫助客戶使其設計的功耗更有效率,通過2009年夏季對PwrLite公司的收購,賽靈思增強了其智能時鐘門控技術,降低BRAM動態功耗。通過一系列獨特的算法,ISE可以自動中斷不必要的邏輯活動,這些不必要的邏輯活動正是引起耗電的關鍵因素。通過在綜合過后而非在RTL層實現功耗優化,ISE可以降低多達30%的整體動態功耗。從ISE12.2設計套件開始,智能時鐘門控優化也將在簡單或雙端口模式下,降低專用RAM模塊的功耗。這些模塊提供了幾種啟動模式,包括:陣列啟動,寫入啟動,以及輸出時鐘寄存器啟動。大多數的功耗節約都來自陣列啟動模式。ISE是唯一可以提供集成于布局布線算法中的細分化時鐘門控優化FPGA工具套件,更多信息,請參考賽靈思白皮書(WP370):用時鐘控制門技術降低開關功耗  。

針對嵌入式設計提供的仿真支持
    ISE Simulator (ISim)現在已可通過賽靈思 XPS(Xilinx Platform Studio)和項目導航 (Project Navigator) 工具支持嵌入式設計流程,可以讓嵌入式開發人員享受到集成在ISE設計套件中的混合語言(VHDL和Verilog)仿真器的優勢。新版本的ISim具備許多強化生產力的新功能,包括自動檢測,以及用于編輯及查看功能的設計存儲列表。新的存儲編譯器 (Memory Editor)可以幫助設計人員運用圖形化方式查看各種假設(What-if)情景,而不用重新編譯設計就能強制設定一個信號內的某個值或者模板。ISE12還可以讓設計人員能夠從波形檢視器中瀏覽HDL源碼。
立即啟動設計
    ISE 12設計套件目前正分階段推出,其中面向 Virtex-6 FPGA 設計的智能時鐘門控技術已隨5月4日發布的12.1版本推出;面向 Virtex-6 FPGA 設計的部分可重配置技術隨12.2 版本推出;而 對AXI4 IP 的支持將隨 12.3 版本推出。ISE 12 套件可與 Aldec、Cadence Design Systems、Mentor Graphics 以及 Synopsys等公司推出的最新仿真和綜合軟件協同工作。

    此外,相對于前版而言,ISE 12 版軟件的邏輯綜合平均速度提升2倍,大型設計實施運行速度加快1.3倍,同時強化了嵌入式設計的方法。

定價與供貨情況
    ISE 12.2設計套件現已可以立即提供所有ISE 版本,邏輯版本的起始價格為 2,995 美元。第四代部分可重配置業技術作為選配的購買部分,并且附帶2天的現場培訓。客戶可從賽靈思網站免費下載全功能30天試用版。歡迎立即使用,如欲了解 ISE 12設計套件中有關降低功耗與成本的設計方法和生產力創新的更多詳情,以及賽靈思目標設計平臺,敬請訪問:www.xilinx.com/cn/tools/designtools.htm.
關于賽靈思(Xilinx)公司
    賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))是全球可編程平臺領導廠商。欲了解有關賽靈思公司的更多信息,請訪問公司網站  http://www.xilinx.com/cn。

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 九九精品视频一区在线 | 国产在线麻豆精品观看 | 日韩三级免费观看 | www.丝袜| 国产一级真人毛爱做毛片 | 做久爱视频在线观看 | 最近中文字幕国语免费完整 | 亚洲va韩国va欧美va天堂 | 日韩经典欧美精品一区 | 特级全黄一级毛片视频 | 天天操天天射天天爽 | 男人透女人超爽视频免费 | 巨大欧美黑人xxxxbbbb | 老司机午夜免费 | 国产日韩欧美亚洲精品95 | 天天爱天天色天天干 | 97超级碰| 天天摸天天操天天爽 | 日皮免费 | 欧美一级亚洲一级 | 亚洲激情在线播放 | 国产麻豆精品免费视频 | 在线看无码的免费网站 | 奇米777狠狠色噜噜狠狠狠 | 亚洲欧美日韩v中文在线 | 欧美日韩国产一区二区三区不卡 | 91精品成人免费国产 | 亚洲乱人伦精品图片 | 9re视频这里只有精品 | 欧美成人午夜在线全部免费 | 午夜影院免费看 | 亚洲欧美一区二区三区在饯 | 天天干天天拍天天射 | 亚洲成人免费在线 | 日韩黄色三级 | 国产第一福利136视频导航 | 国产一级大片免费看 | 久久免费看片 | 好看的看黄a大片爽爽影院 好黄好猛好爽好痛的视频 好吊爽在线播放视频 | 最新亚洲情黄在线网站 | 国产日韩视频在线 |