全新Cadence Modus測試解決方案最高可將系統級芯片測試時間縮短三倍
2016-02-23
2016年2月2日,加利福尼亞州圣何塞—Cadence Design System, Inc.(現已正式更名為楷登電子,NASDAQ:CDNS)今日宣布推出全新Modus?測試解決方案。該方案助設計工程師將產品測試時間縮短最高三倍,從而降低生產測試成本,進一步提高硅產品利潤率。新一代測試解決方案采用物理感知2D彈性壓縮架構,在不影響設計尺寸及布線的前提下使壓縮比高達400余倍。目前,此項技術專利正在申請中。
針對測試設計過程中的挑戰,Cadence? Modus測試解決方案采用以下創新功能:
·2D壓縮:掃描壓縮邏輯可在晶片平面布局上構成二維物理感知網格,從而提高壓縮比并縮短線長。在壓縮比為100倍的情況下,2D壓縮線長最高可比業內現行掃描壓縮架構縮短2.6倍。
·彈性壓縮:在自動測試模式生成(ATPG)期間,通過嵌入在解壓邏輯中的寄存器,按序控制多個掃描周期的關注數據位,確保壓縮比提高至400倍以上時,仍可保持滿意的故障覆蓋率。
·嵌入式存儲器總線支撐:插入共享測試訪問總線,同一IP核中的多個嵌入式存儲器可全速執行可編程存儲器內建自測試(PMBIST)。該功能還包括針對鰭式場效應晶體靜態隨機存儲器(FinFET SRAM)和汽車安全應用的全新可編程軟件測試算法。
·強大的通用腳本和集成調試環境:可測性設計(DFT)邏輯插入及ATPG功能采用全新、且標準統一的TCL腳本語言和調試環境,兼容Cadence Genus? 綜合解決方案、Innovus? 設計實現系統及Tempus? 時序簽核解決方案。
“Cadence新一代Modus測試解決方案采用全新的創新功能,可以從根本上改變設計和測試工程師解決測試問題的方式。目前,我們正在為這項技術申請專利。”Cadence數字和簽核事業部高級副總裁兼總經理Anirudh Devgan博士表示:“Modus測試解決方案通過搭建物理感知的2D網格架構,并按序壓縮測試模式(pattern),較傳統方法顯著縮短了測試時間,為Cadence客戶帶來又一重要的盈利優勢。”
客戶好評
“Modus 測試解決方案在不影響設計布線或故障范圍覆蓋率的前提下,將我們一位客戶網絡芯片的測試時間縮短 3.6 倍。毫無疑問,這一技術極大降低了生產測試成本。全新 Modus 測試解決方案、Innovus 設計實現系統、Tempus 時序簽核解決方案、及 Voltus? IC 電源完整性解決方案為我們位于全球各地的設計中心及專用集成電路(ASIC)客戶提供了頂尖的 14 納米端對端設計流程。
-Sue Bentlag,GLOBALFOUNDRIES ASIC設計與方法研究總監
“對于高容量且對價格及其敏感的市場(比如嵌入式處理)來說,將測試成本最小化尤為關鍵。在不影響設計收斂的前提下,Modus測試解決方案將我們尺寸最大,設計最復雜的嵌入式處理器芯片的數字測試時間縮短了1.7倍。”
-Roger Peters,德州儀器MCU硅產品開發部門
“使用Modus測試解決方案,我們將壓縮邏輯相關的線長顯著的縮短了2.6倍,并減少了兩倍的掃描時間。壓縮邏輯線長的大幅縮短,使我們能夠在更小的工藝節點和設計規模尺寸中,解決設計收斂的關鍵挑戰。”
- Alan Nakamoto,Microsemi Corp 工程服務部副總裁
“測試時間對半導體產品的成本及產能影響巨大,因此縮短測試時間至關重要。在不影響故障范圍覆蓋率或芯片尺寸的前提下,Modus測試解決方案將我們的測試時間縮短了2倍。”
-Chris Malkin,Sequans基帶集成電路經理