《電子技術應用》
您所在的位置:首頁 > 電源技術 > 解決方案 > 通過電源去耦來保持電源進入集成電路(IC)的低阻抗

通過電源去耦來保持電源進入集成電路(IC)的低阻抗

2018-11-12

諸如放大器轉換器等模擬集成電路具有至少兩個或兩個以上電源引腳。對于單電源器件,其中一個引腳通常連接到地。如ADC和DAC等混合信號器件可以具有模擬和數字電源電壓以及I/O電壓。像FPGA這樣的數字IC還可以具有多個電源電壓,例如內核電壓、存儲器電壓和I/O電壓。

 

不管電源引腳的數量如何,IC數據手冊都詳細說明了每路電源的允許范圍,包括推薦工作范圍和最大絕對值,而且為了保持正常工作和防止損壞,必須遵守這些限制。

 

然而,由于噪聲或電源紋波導致的電源電壓的微小變化—即便仍在推薦的工作范圍內—也會導致器件性能下降。例如在放大器中,微小的電源變化會產生輸入和輸出電壓的微小變化,如圖1所示。

5be4fa854a503-thumb.jpg

 


圖1. 放大器的電源抑制顯示輸出電壓對電源軌變化的靈敏度。

 

放大器對電源電壓變化的靈敏度通常用電源抑制比(PSRR)來量化,其定義為電源電壓變化與輸出電壓變化的比值。

 

圖1顯示了典型高性能放大器(OP1177)的PSR隨頻率以大約6dB/8倍頻程(20dB/10倍頻程)下降的情況。圖中顯示了采用正負電源兩種情況下的曲線圖。盡管PSRR在直流下是120dB,但較高頻率下會迅速降低,此時電源線路上有越來越多的無用能量會直接耦合至輸出。

 

如果放大器正在驅動負載,并且在電源軌上存在無用阻抗,則負載電流會調制電源軌,從而增加交流信號中的噪聲和失真。

 

盡管數據手冊中可能沒有給出實際的PSRR,數據轉換器和其他混合信號IC的性能也會隨著電源上的噪聲而降低。電源噪聲也會以多種方式影響數字電路,包括降低邏輯電平噪聲容限,由于時鐘抖動而產生時序錯誤。


本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 在线观看黄色x视频 | 一道本不卡免费视频 | 二级男女做受片一级d2 | 日韩亚洲第一页 | 黄色国产精品 | 国产专区青青草原亚洲 | 欧美在线a级高清 | 日本伊人精品一区二区三区 | 日韩伦理视频在线观看 | 日韩成人在线观看视频 | 色综合久久加勒比高清88 | 人人看人人爽 | 九九热久久免费视频 | 日本一本在线视频 | 成人在线91| 亚洲欧美日韩综合久久久久 | 激情丁香网 | 最近免费字幕中文大全视频 | 国产日韩精品欧美一区视频 | 国产一级淫| 看真人视频一一级毛片 | 五月天堂网 | 男人下面桶女人视频免费 | 免费黄色片在线 | 国产成人99精品免费视频麻豆 | 免费视频精品一区二区 | 免费一级欧美片片线观看 | 一级在线免费观看 | 国内视频在线 | 欧美激情视频网站 | 欧美黄网站免费观看 | 亚洲欧美专区 | 亚洲欧美日韩精品 | 日韩精品在线观看视频 | 日韩三级在线观看视频 | 500短篇超污多肉推荐短视频 | 精品国产第一页 | 成年人免费在线观看 | 午夜剧场福利 | 亚洲性色永久网址 | 欧美一级精品高清在线观看 |