《電子技術應用》
您所在的位置:首頁 > 其他 > 設計應用 > 基于MIPI規范的從端D-PHY數字電路設計
基于MIPI規范的從端D-PHY數字電路設計
2021年電子技術應用第11期
張自豪1,2,趙建中1,周玉梅1,2
1.中國科學院微電子研究所,北京100029;2.中國科學院大學,北京100049
摘要: 基于MIPI D-PHY v1.1規范,提出了一種從端D-PHY數字電路設計,該從端D-PHY采用4通道實現。高速模式下,單通道數據傳輸速率最高支持1.5 Gb/s;低功耗模式下,通道0數據傳輸速率最高支持10 Mb/s。高速模式下,串行數據流的解串由模擬電路實現,解串后數據的幀頭同步檢測由數字電路實現;D-PHY引導碼的檢測以及低功耗模式下數據傳輸為異步通信,提出了一種異步時鐘實現方式;采用SMIC 0.18 μm CMOS工藝庫進行綜合,典型工藝角下,整體電路的面積為95 061 μm2;整體功耗為4.291 mW,其中低功耗模式下功耗為231.3 μW。
中圖分類號: TN492
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.211418
中文引用格式: 張自豪,趙建中,周玉梅. 基于MIPI規范的從端D-PHY數字電路設計[J].電子技術應用,2021,47(11):33-38.
英文引用格式: Zhang Zihao,Zhao Jianzhong,Zhou Yumei. Design of slave D-PHY digital circuit based on MIPI specification[J]. Application of Electronic Technique,2021,47(11):33-38.
Design of slave D-PHY digital circuit based on MIPI specification
Zhang Zihao1,2,Zhao Jianzhong1,Zhou Yumei1,2
1.Institute of Microelectronics,Chinese Academy of Science,Beijing 100029,China; 2.University of Chinese Academy of Sciences,Beijing 100049,China
Abstract: Based on the MIPI D-PHY version 1.1 specification, a design of slave D-PHY digital circuit is proposed, which is implemented with 4 lanes. In the high-speed mode, the data transfer rate of a single lane supports up to 1.5 Gb/s; in the low-power mode, the data transfer rate of lane 0 is up to 10 Mb/s. In the high-speed mode, the deserialization of the serial data stream is implemented by the analog circuit, and the synchronization detection of the data frame header after deserialization is realized by the digital circuit; the detection of the D-PHY entry code and the data transmission in the low-power mode are asynchronous communication and a kind of asynchronous clock implementation is proposed; SMIC 0.18 μm CMOS process library is used for synthesis, and at the typical process corner, the overall circuit area is 95 061 μm2; the overall power consumption is 4.291 mW, and the power consumption in low power mode is 231.3 μW.
Key words : MIPI;D-PHY;high speed mode;low-power mode;asynchronous clock

0 引言

    早在2003年,ARM、諾基亞、德州儀器和意法半導體四家公司就預見了智能、多媒體手機的廣闊市場前景,成立了移動產業處理器接口(Mobile Industry Processor Interface,MIPI)聯盟[1]。目前,所有主要的芯片廠商使用MIPI規范,所有智能手機都至少使用一種MIPI規范。串行顯示接口(Display Serial Interface,DSI)協議是MIPI聯盟推出的針對高速顯示接口的規范[2],多用于移動終端系統[3],其特點是高速、靈活和低功耗[4]。DSI協議架構的最低層是物理層(Physical Layer,PHY),規范了發送端(主端)和接收端(從端)通道的電學特性和通道建立時的時序要求[5]D-PHY規范是一種常用的兼容DSI協議的物理層規范[6]

    D-PHY一般包含一個時鐘通道,一到四個數據通道,主要的工作模式有高速(High Speed,HS)模式、低功耗(Low-Power,LP)模式[7]高速模式下,D-PHY通道采用差分點對點傳輸,提供源同步時鐘,數據傳輸采用突發式(Burst)傳輸,單通道數據傳輸速率最高支持1.5 Gb/s(D-PHY v1.1規范),主要用于傳輸高速的圖像、視頻數據流。低功耗模式下,D-PHY只有通道0工作,通道無端接,數據傳輸低速且可間斷,是一種異步通信模式[8],通道數據傳輸速率最高支持10 Mb/s(D-PHY v1.1規范),主要用于傳輸控制和狀態信號事務。




本文詳細內容請下載:http://m.viuna.cn/resource/share/2000003822




作者信息:

張自豪1,2,趙建中1,周玉梅1,2

(1.中國科學院微電子研究所,北京100029;2.中國科學院大學,北京100049)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 伊人影视在线观看日韩区 | 免费看色片网站 | 久久青草免费91观看 | 男人天堂网2021 | 狠狠干五月 | 9久9久女女热精品视频免费观看 | 国产青春草| 国产欧美日韩亚洲精品区2345 | 两性色午夜视频免费老司机 | 在线天堂中文在线资源网 | 国产成人免费视频 | 911国内自产亚洲第一 | 美国黄色一级毛片 | 狠狠色狠狠色综合网 | 国产草逼视频 | 欧美网站在线 | 国产色一区 | 国产婷婷色一区二区三区深爱网 | 春水堂污 | 国产精品久久久久久久午夜片 | 免费观看性欧美一级 | 亚洲欧美一级视频 | 国产日产欧美一区二区三区 | 污视频网站免费 | 国产一级在线观看 | 欧美成人精品 | 国产福利毛片 | 久久精品人人爽人人爽 | 红色一级毛片 | 欧美视频在线免费 | 亚洲一区二区在线成人 | 你懂的网站在线播放 | 一级片免费的 | 噜噜色网| 免费亚洲网站 | 久久精品123 | 美女激情影院午夜网 | 国产95在线 | 亚洲 | 丰满大胸五十路免费 | 美腿丝袜中文字幕 | 中国国产成人精品久久 |