《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 自適應跨平臺PSS中間件架構及開發
自適應跨平臺PSS中間件架構及開發
2023年電子技術應用第1期
王鋒,王磊,張栗榕
新華三半導體技術有限公司 西安研究所,陜西 西安 710075
摘要: 芯片工藝、規模不斷在提升,所包含的功能越來越復雜。多核、多線程中央處理器(Central Processing Unit,CPU),多維度片上網絡(Network on Chip,NoC),高速、高密度接口,各類外設等IP(Intellectual Property)集成在芯片上系統(System on Chip,SoC),使芯片開發階段的仿真驗證場景極其復雜,對芯片特別是SoC開發和驗證完備性帶來巨大挑戰。當前在芯片開發領域,便攜式測試和激勵標準(Portable Test and Stimulus, PSS)是在UVM(Universal Verification Methodology)驗證方法學基礎上進一步解決隨機化和跨平臺的復雜組合場景定義和代碼生成難題。
關鍵詞: 芯片 PSS 中間件 驗證 VIP
中圖分類號:TN402
文獻標志碼:A
DOI: 10.16157/j.issn.0258-7998.222962
中文引用格式: 王鋒,王磊,張栗榕. 自適應跨平臺PSS中間件架構及開發[J]. 電子技術應用,2023,49(1):20-25.
英文引用格式: Wang Feng,Wang Lei,Zhang Lirong. Self-adapting midware architecture & development for cross-platform PSS[J]. Application of Electronic Technique,2023,49(1):20-25.
Self-adapting midware architecture & development for cross-platform PSS
Wang Feng,Wang Lei,Zhang Lirong
Xi′an R&D Institute, New H3C Semiconductor, Xi′an 710075, China)
Abstract: With continuous evolution of semiconductor process technologies and IC (Integrated Chip) scales, more and more complex functions are integrated. Multi-core multi-thread CPU (Central Processing Unit), multi-dimension NoC (Network on Chip), high speed interfaces, kinds of peripherals and so on IP (Intellectual Property) are integrated into SoC (System on Chip). As a result, verification scenarios during IC development become extremely complicated, which leads to great challenges to the SoC development and corresponding verification completeness. Currently PSS (Portable Test Stimulus Standard) has been introduced along with the UVM (Universal Verification Methodology) for generating extensive randomized stimulus with more complicated scenarios.
Key words : IC;PSS;midware;verification;VIP

0 引言

    隨著半導體行業的高速發展,集成電路的規模和設計的復雜性在不斷地增大,使得芯片設計的正確性很難保證,與此同時,芯片驗證也越來越困難,成為了現代芯片開發周期的瓶頸[1]。隨著芯片驗證方法學的發展,傳統的電子設計自動化(Electronic Design Automation, EDA)驗證發展到與硬件加速(Emulator,EMU)平臺和FPGA(Field Programmable Gate Array)原型驗證平臺混合的驗證手段。而如何在模塊級、子系統級、系統級等不同層級和EDA、EMU、FPGA不同類型測試臺(Testbench,TB)上進行測試激勵的復用,確保不同平臺驗證的一致性,成為了新的挑戰[2]

    為了實現測試激勵的有效復用,繼UVM(Universal Verification Methodology)之后,Accellera標準組織推出了便攜式測試和激勵標準(Portable Stimulus Standard,PSS),其目標是提供一個獨立的測試激勵來源,并在更高的抽象級別上定義激勵和場景,從而實現跨層級和平臺的場景描述和測試激勵復用。其主要的特點如下:

    (1) 通過PSS建模在更高抽象級別上指定激勵和測試,可定義面向CPU(Central Processing Unit)和各類接口協議的復雜組合場景。

    (2) 可以方便地生成隨機組合場景的C/C++或者SV (SystemVerilog)代碼,通過編譯并加載C/C++如案卷程序實現CPU的驗證場景,通過調用驗證IP(Verification Intellectual Property, VIP)或硬件加速VIP(Accelerated VIP,AVIP)實現對特定協議接口的激勵。

    (3) PSS場景模型不僅可應用于模塊級、子系統級和系統級EDA測試臺,還可以用在EMU、FPGA平臺,為不同級別的平臺產生相同的激勵,實現了測試激勵復用,確保了驗證的一致性。




本文詳細內容請下載:http://m.viuna.cn/resource/share/2000005070




作者信息:

王鋒,王磊,張栗榕

(新華三半導體技術有限公司 西安研究所,陜西 西安 710075)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 在线午夜影院 | 天天操天天操天天干 | 麻豆精品成人免费国产片 | 久久美女性网 | 午夜天堂视频 | 日韩欧美中文 | 一级毛片免费毛片一级毛片免费 | 手机国产精品一区二区 | 午夜影院免费观看 | 亚洲最大视频网 | 亚洲射图 | 最新中文字幕日本 | 成年网站免费视频黄 | 国产91精品一区二区麻豆网站 | 成年免费大片黄在线观看视频 | 在线天堂在线 | 久久五月视频 | 一区二区三区四区日韩 | 成年在线观看视频免费看 | 777久久| 欧美xx00 | 久久不雅视频 | 丁香激情五月 | 鲁丝片一区二区三区免费 | 日本欧美久久久久免费播放网 | semimi亚洲综合在线观看 | 一级毛片在线看 | 国产精品一区在线麻豆 | 国产欧美精品一区aⅴ影院 国产欧美成人一区二区三区 | 高清视频 一区二区三区四区 | 国产成人青草视频 | 91青草久久久久久清纯 | 高清波多野结衣一区二区三区 | 日韩激情视频网站 | 国产高清片 | 狠狠操视频网 | 三级色网站| 免费日本高清 | 国产欧美二区三区 | 国产一国产一级毛片视频在线 | 欧美成a高清在线观看www |