《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 測試測量 > 設(shè)計(jì)應(yīng)用 > 基于CPCI總線的測井?dāng)?shù)據(jù)采集板卡的設(shè)計(jì)
基于CPCI總線的測井?dāng)?shù)據(jù)采集板卡的設(shè)計(jì)
來源:電子技術(shù)應(yīng)用2010年第6期
閆永勝1, 葉青林2, 萬 毅1
1. 蘭州大學(xué) 信號與信息處理研究所, 甘肅 蘭州730000;2. 北京方天長久科技有限公司, 北京100084
摘要: 介紹了一種基于CPCI總線的測井?dāng)?shù)據(jù)采集智能IO板卡的設(shè)計(jì),包括數(shù)據(jù)采集、數(shù)據(jù)處理、板卡自診斷等功能。板卡結(jié)合具體應(yīng)用環(huán)境設(shè)計(jì)濾波電路對敏感干擾信號進(jìn)行有效的濾除,使用高性能A/D、FPGA和DSP做數(shù)據(jù)采集處理,高帶寬CPCI總線進(jìn)行傳輸數(shù)據(jù),為測井?dāng)?shù)據(jù)采集設(shè)計(jì)提供了一套可行的硬件設(shè)計(jì)方案。
中圖分類號: TP274+.2
文獻(xiàn)標(biāo)識碼: B
The research and design of well-logging data acquisition board based on the CPCI bus
YAN Yong Sheng1, YE Qing Lin2, WAN Yi1
1. School of Information Science & Engineering, Lanzhou University, Lanzhou 730000, China;2. Beijing Fountain Microsystems Co., Ltd, Beijing 100084, China
Abstract: This paper presents an approach for designing a well-logging data acquisition intelligent IO board based on CPCI bus, which includes data acquisition, data processing and self-diagnosis, etc. The effective filter circuit has been designed in the board according to the specific application environment, and the board use the high performance AD、FPGA and DSP chips for data acquisition, high bandwidth CPCI bus for transmitting data. It is a feasible hardware design for well-logging data acquisition.
Key words : well-logging data; data acquisition; CPCI; FPGA; A/D

    隨著數(shù)字化與測井技術(shù)的發(fā)展,對測井系統(tǒng)的穩(wěn)定性、可靠性、兼容性、可升級性等性能提出了更高的要求,本文提出了一種適用于測井系統(tǒng)設(shè)備的CPCI(Compact PCI)高性能數(shù)據(jù)采集板卡硬件設(shè)計(jì)方案,能夠有效地處理來自井下的復(fù)雜信號,并通過256 MB/s 高速CPCI總線橋接到主控設(shè)備。
 本板卡實(shí)現(xiàn)的主要功能是井下Encoder(深度脈沖)、Tension(張力)、MMD(Magnetic Mark Detection)和CCL(Casing Collar Locator)等信號的實(shí)時(shí)采集,采集數(shù)據(jù)在DSP中完成預(yù)處理,通過CPCI總線送入主控制器分析使用,此外,板卡還實(shí)現(xiàn)上電自診斷,關(guān)鍵數(shù)據(jù)在FRAM中的及時(shí)存儲,RS232 串口定時(shí)發(fā)送深度數(shù)據(jù)和接收控制命令等其他功能。
1 板卡總體結(jié)構(gòu)
 整個(gè)板卡由FPGA、PCI橋片、DSP、A/D和D/A五大部分組成,其中FPGA選用Altera公司高性能低功耗Cyclone III系列芯片,PCI橋片選用PLX公司32 bit 66 MHz PCI9056芯片,DSP選用TI公司TMS320F2812芯片,A/D選用ADI公司16 bit 200 kS/s高精度高速采集芯片AD974,板卡結(jié)構(gòu)框圖如圖1所示。該板卡工作過程是:板卡上電后,PCI9056向FPGA發(fā)出指令控制D/A產(chǎn)生診斷信號,診斷信號經(jīng)由板卡各級模擬通路后環(huán)回到FPGA,然后FPGA把采集到的診斷信號送入DSP,DSP再通過FPGA把數(shù)據(jù)送回CPCI總線,完成整個(gè)板卡硬件的自診斷。自診斷完成后,D/A處于非工作狀態(tài),各信號由井下電纜送入,經(jīng)過多級濾波放大后進(jìn)行A/D采集,F(xiàn)PGA完成Tension、MMD和CCL等信號的采集和Encoder信號的處理,最終把數(shù)據(jù)送入DSP進(jìn)行預(yù)處理,經(jīng)DSP處理好的數(shù)據(jù)由CPCI總線送回主控制器。

2 板卡硬件設(shè)計(jì)
2.1 FPGA控制器的總體設(shè)計(jì)

 本板卡的數(shù)字系統(tǒng)共有2個(gè)主控制器,分別為數(shù)據(jù)采集板卡上的DSP和CPCI總線上的CPU主控機(jī),板卡使用PCI9056橋片實(shí)現(xiàn)CPCI總線與局部總線間的轉(zhuǎn)化, DSP與CPCI總線通過中斷方式實(shí)現(xiàn)數(shù)據(jù)交換。其中FPGA調(diào)用QUARTUS軟件自帶IP核實(shí)現(xiàn)32 KB雙口RAM,并把雙口RAM分成大小相等的兩部分,一部分用于CPCI總線向DSP傳輸數(shù)據(jù),另一部分用于DSP向CPCI總線傳輸數(shù)據(jù),避免了總裁的使用和數(shù)據(jù)的丟失。FPGA作為數(shù)據(jù)采集板卡數(shù)據(jù)中轉(zhuǎn)站的同時(shí),主要實(shí)現(xiàn)A/D數(shù)據(jù)的采集,Encoder脈沖信號的去抖動處理、計(jì)數(shù)和相位判斷。FPGA實(shí)現(xiàn)功能框圖如圖2所示。

2.2 A/D數(shù)據(jù)采集模塊設(shè)計(jì)
 Tension、MMD和CCL等信號均是來自井下的低頻微弱小信號,并且由于井下環(huán)境復(fù)雜,信號容易被干擾,處理不當(dāng)容易造成數(shù)據(jù)失效,所以本板卡對三種信號在模擬電路上做了多級濾波放大處理。經(jīng)實(shí)際環(huán)境測試,三路信號的主要輸入干擾集中在60 Hz以上,因此在輸入端設(shè)計(jì)40 Hz、70 Hz和120 Hz三階RC濾波電路做前級濾波處理,使濾波器具有窄的過渡帶,有效的濾除60 Hz以上的干擾信號,避免干擾信號進(jìn)一步放大無法濾除,圖3(a)為前級濾波電路的頻譜特性仿真結(jié)果。為了便于信號的采集,需設(shè)計(jì)運(yùn)放電路將信號放大至A/D量程范圍,這就不可避免會引入PCB、運(yùn)放等造成的中高頻噪聲,所以在信號進(jìn)入A/D前做了進(jìn)一步有源濾波處理,圖3(b)為有源濾波器的頻譜特性仿真結(jié)果。實(shí)際測試結(jié)果也證明經(jīng)過多級濾波,電路抗干擾能力明顯增強(qiáng)。

 本設(shè)計(jì)選用了高速高精度ADC AD974芯片,在4個(gè)通道間以輪詢方式進(jìn)行采樣,每個(gè)通道的實(shí)際采樣轉(zhuǎn)換率為50 kS/s,在FPGA中設(shè)置一個(gè)數(shù)據(jù)更新寄存器,進(jìn)行每一次數(shù)據(jù)采集完成的實(shí)時(shí)跟蹤。此種工作方式是否能可靠穩(wěn)定地采集數(shù)據(jù)關(guān)鍵有兩點(diǎn),一是外部時(shí)鐘頻率是否適中,本設(shè)計(jì)采用12 MHz的頻率,二是要保證A/D內(nèi)部的采樣時(shí)間(Acquisition Time)不能小于1 μs,并且4個(gè)通道在輪詢切換時(shí),地址鎖存信號WR1和WR2要在采樣前一個(gè)周期設(shè)置完成。
 AD974在板卡上電后用Quartus II SignalTap實(shí)時(shí)觀測的時(shí)序如圖4所示。其中ADC_A0和ADC_A1為A/D4個(gè)通道地址編碼信號,ADC_WR0_N和ADC_WR1_N為地址鎖存信號,低電平有效,當(dāng)前鎖存地址作為下一次采集通道有效地址。當(dāng)ADC_RC_N信號置為低電平時(shí)A/D開始將采集到的模擬信號向數(shù)字信號轉(zhuǎn)換,并在此時(shí)送出一個(gè)時(shí)鐘周期的ADC_DATACLK信號,使能A/D同步信號,此時(shí)如果A/D空閑則ADC_BUSY_N信號自動拉低,表示A/D已經(jīng)開始轉(zhuǎn)換數(shù)據(jù),隨后將ADC_RC_N置高并送出采樣時(shí)鐘信號,便可在ADC_DATA上開始讀前一次轉(zhuǎn)換完成的數(shù)據(jù)。當(dāng)本次A/D數(shù)據(jù)轉(zhuǎn)換完成后ADC_BUSY_N信號將自動置高,表明A/D本次轉(zhuǎn)換完成,進(jìn)入下一次模擬信號采樣。

2.3 Encoder信號處理模塊設(shè)計(jì)
 Encoder信號在實(shí)際設(shè)備上分為兩路信號,分別為A信號和B信號,當(dāng)井下設(shè)備上提時(shí)A信號相位超前B信號90°,當(dāng)井下設(shè)備下放時(shí)A信號相位滯后B信號90°,脈沖信號的數(shù)量體現(xiàn)測井設(shè)備在井下的深度,此信號是測井系統(tǒng)的重要信號之一,如果測量不準(zhǔn), 可能會導(dǎo)致測井資料作廢, 甚至帶來生產(chǎn)事故。實(shí)測Encoder信號從井下設(shè)備傳送到地面時(shí),會有尖峰脈沖干擾引入,所以本板卡在硬件上采用RC無源濾波器去除信號的尖峰脈沖,通過FPGA在軟件上對信號進(jìn)行去抖動處理、計(jì)數(shù)和相位判斷,能夠準(zhǔn)確計(jì)數(shù)并與系統(tǒng)時(shí)鐘同步。
 FPGA中對Encoder脈沖信號的去抖動處理和相位判斷設(shè)計(jì)電路見圖5,其中depth_pluse為去抖動后的脈沖信號,結(jié)合depth_dir完成脈沖計(jì)數(shù),當(dāng)depth_dir為正時(shí),計(jì)數(shù)脈沖自加,depth_dir為負(fù)時(shí),脈沖計(jì)數(shù)自減。本文用QUARTUS軟件自帶仿真工具對Encoder信號做的仿真波形,見圖6,如波形所示,在時(shí)間節(jié)點(diǎn)619.9 ns、1.069 9 μs和1.489 9 ?μs處分別對A信號和B信號加入了干擾脈沖,但結(jié)果表明本設(shè)計(jì)可以對干擾脈沖完全濾除。

 本文給出了一種高性能測井?dāng)?shù)據(jù)采集板卡的設(shè)計(jì)方法,板卡在設(shè)計(jì)中,模擬部分采用多級濾波、高精度A/D,使得數(shù)據(jù)采集穩(wěn)定可靠,Encoder深度脈沖信號在硬件濾波的基礎(chǔ)上做了軟件優(yōu)化處理,明顯增強(qiáng)了抗干擾能力,數(shù)字部分采用FPGA和DSP相結(jié)合,使板卡具有很高的靈活性、可靠性和可升級性。經(jīng)大量測試,板卡運(yùn)行穩(wěn)定,并在實(shí)際系統(tǒng)中得到應(yīng)用。

參考文獻(xiàn)
[1]   PICMG. Compact PCI specification 2.0 R3.0, 1999.
[2]   PLX Technology Inc. Compact PCI 9056RDK-860 Hardware Reference Manual Version 1.1. 2004.
[3]   PLX Technology Inc. PCI 9056 Data Book Version 1.2.  2008.
[4]   ALTERA Inc. Cyclone III Device Handbook Version 2.1.  2008.
[5]   ALTERA Inc. Cyclone III Device Datasheet Version 2.2. 2008.
[6]   Texas Instruments Inc. TMS320C2812 Digital Signal Processors Data Manual. 2007.
[7]   Analog Devices Inc. AD974 Datasheet. 1999.
[8]   黨瑞榮,湯小松,苗強(qiáng). 基于DSP和FPGA的測井?dāng)?shù)據(jù)采集系統(tǒng)的設(shè)計(jì) [J]. 石油儀器, 2008,22(2):83-88.
[9]   吳愛平, 付青青. 基于FPGA 的測井深度系統(tǒng)設(shè)計(jì)[J].長江大學(xué)學(xué)報(bào)(自科版), 2006,3(4):102-104.

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 亚洲国产成人影院播放 | 精品400部自拍视频在线播放 | 成人免费视频播放 | 成人看片在线观看 | 一级特黄a免费大片 | 黄色一级视频免费 | 色综合久久五月 | 日本中文字幕一区二区有码在线 | 久久加久久 | 在线观看丝袜国产 | 欧美日韩国产网站 | 国产欧美日产激情视频 | 中国美女挠脚心丝袜vk | 久久精品亚洲欧美日韩久久 | 操操操干干干 | 欧美国产综合 | 国产成人无精品久久久久国语 | 日本黄a三级三级三级 | 日韩黄色片在线观看 | 福利视频第一页 | 国产精品久久精品视 | 福利影院在线播放 | 夜夜拍夜夜爽夜夜拍拍拍 | 成熟女人50岁一级毛片不卡 | 男女爱视频免费高清在线观看 | 高清 国产 日韩 欧美 | 成年人视频在线播放 | 国产一级免费片 | 日本高清不卡一区久久精品 | 黄色软件香蕉视频 | 日本欧美一区 | 无边泳池在线观看 | 亚洲区小说区图片区qvod伊 | 一级黄色片免费播放 | 日韩福利在线观看 | 日本三级香港三级三级人 | 日韩精品一二三区 | 亚洲xx网| 午夜看片网 | 91国内精品久久久久免费影院 | 成人无遮挡免费网站视频在线观看 |