《電子技術應用》
您所在的位置:首頁 > 其他 > 業界動態 > 為什么UCIe最適合多晶片系統 ?

為什么UCIe最適合多晶片系統 ?

2023-01-16
作者: 王樹一
來源:TechSugar
關鍵詞: UCIe 晶片

  《道德經》里說“圖難于其易,為大于其細。天下難事,必作于易;天下大事必作于細。”其實芯片也是這樣,要做大,先做小,這里的從小做起不僅是指器件建模、RTL描述或IP實現,還包括以真正的“芯粒”組合來搭建大芯片。

  在當前先進工藝開發的大型SoC中,根據主要功能劃分出計算、存儲、接口等不同模塊,每個模塊選擇最合適的工藝制造完成后,再通過封裝技術組合在一起,已經成為了一種常見選擇。這種“硬核拼搭”的樂高積木式開發方法,可以有效化解集成度持續提高帶來的風險,例如良率面積限制、開發成本過高等問題,因而逐漸成為行業發展的熱點方向。

  小芯片之間如何拼接,成為多晶片系統(Multi Die System)設計方法學實現的關鍵。在多晶片系統(Multi Die System)出現的早期,由于技術新穎,都是各廠商自己摸索,采用自有技術實現不同小芯片之間的連接。但各家都是自研接口技術,不僅重復開發工作繁重,而且也難以真正發揮多晶片系統(Multi Die System)的效力,如果能夠將芯粒的接口技術標準化,則不僅可以加速推廣多晶片系統(Multi Die System)技術,減少重復開發工作量,也可以打破廠商界限,將不同供應商的芯粒組合在一起,從而進一步提高資源利用率和開發效率,最終圍繞芯粒建立一個大型的生態系統。

  正當其時的UCIe

  近年來,已有不同的行業組織提出了適用于多晶片系統的芯粒間(Die-to-Die)互連技術規格,而通用芯粒互連標準UCIe(Universal Chiplet Interconnect Express)在2022年3月發布,作為較晚出現的技術標準,UCIe不僅獲得了半導體生態鏈上各主要廠商的支持,也是到目前為止,技術規范定義最完整的一個標準。

  微信截圖_20230116132249.png

  從UCIe聯盟公布的白皮書來看,UCIe 1.0標準支持即插即用,在協議層支持PCIe或CXL等成熟技術,也支持用戶自定義的流式傳輸,兼具普適性與靈活性;在協議上,UCIe定義了完整的芯粒間互連堆棧,確保了支持UCIe技術的芯粒相互之間的互操作性,這是實現多裸片系統的前提條件;雖然是為芯粒技術定制,但UCIe既支持封裝內集成,也支持封裝間互連,可用于數據中心等大型系統設備間的互連組裝;對封裝內互連,UCIe既支持成本優先的普通封裝,也支持能效或性能優先的立體封裝。總而言之,得到了半導體及應用領域各環節核心廠商支持的UCIe,具備了成為普適技術的基礎。

  微信截圖_20230116132318.png

  UCIe規范概述

  UCIe是一個三層協議。物理層負責電信號、時鐘、鏈路協商、邊帶等,芯粒適配器(Die-to-Die Adpater)層為提供鏈路狀態管理和參數控制,它可選地通過循環冗余校驗 (CRC) 和重試機制保證數據的可靠傳輸,UCIe接口通過這兩層與標準互連協議層相連。

  微信截圖_20230116132348.png

  其中,物理層是最底層,這一層是封裝介質的電氣接口。它包括電氣模擬前端AFE、發射器、接收器以及邊帶信道,可實現兩個裸片間的參數交換和協商。該層還具備邏輯PHY,可實現鏈路初始化、訓練和校準算法,以及通道的測試和修復功能。

  芯粒適配器層負責鏈路管理功能以及協議仲裁和協商。它包括基于循環冗余校驗 CRC 和重試機制,以及可選的糾錯功能。

  協議層可支持對一個或多個 UCIe 支持協議的實現。這些協議基于流控單元(Flit),用戶可根據需要選擇PCIe/CXL協議,也可以根據應用自定義流式傳輸協議。優化的協議層可為用戶提供更高的效率和更低的延遲。

  能否統一封裝內互連技術?

  芯粒間接口技術標準化,既可以為眾廠商提供技術發展路線圖做參考,又可以讓不同廠商生產的符合標準的芯粒自由組合,打破良率尺寸限制,建立起基于先進封裝技術的SoC開發新生態。

  在當前已有的協議中,UCIe在協議完整性、支持廠商等方面都具有優勢,也具備進一步的發展空間,例如支持更高的數據速率和3D封裝等,只不過由于UCIe技術相對較新,要成功推廣,還需要產業鏈上核心廠商在IP、工具和制造等方面提供足夠的支持。

  例如,新思科技就已經推出了完整的UCIe設計解決方案,包括PHY、控制器和驗證IP(VIP):

  PHY──支持標準和高級封裝選項,可采用先進的FinFET工藝,獲得高帶寬、低功耗和低延遲的裸片間連接。

  控制器IP──支持PCIe、CXL和其它廣泛應用的協議,用于延遲優化的片上網絡(NoC)間連接及流協議;例如與CXS接口和AXI接口的橋接。

  VIP──支持全棧各層的待測設計(DUT);包括帶有/不帶有PCIe/CXL協議棧的測試平臺接口、用于邊帶服務請求的應用編程接口(API),以及用于流量生成的API。協議檢查和功能覆蓋位于每個堆棧層和信令接口,實現了可擴展的架構和新思科技定義的互操作性測試套件。

  新思科技的解決方案不僅帶來了穩健、可靠的芯粒間連接,并具有可測試性功能,可用于已知良好的裸片,和用于糾錯的CRC或奇偶校驗。它將使芯片設計企業能夠在芯粒間建立無縫互連,實現最低的延遲和最高的能效。

  從UCIe的命名來看,UCIe聯盟頗有將UCIe技術發展成PCIe或者USB的雄心,而歷史經驗表明,只要技術標準足夠開放互利,再有成熟的產業鏈支撐,就有機會統一市場。

  更多信息可以來這里獲取==>>電子技術應用-AET<<

微信圖片_20210517164139.jpg

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 欧美视频一级 | 一区二区三区日韩精品 | 青青草国产精品视频 | 日韩三级中文 | 精品视频中文字幕 | 成人羞羞视频 | 影音先锋色图 | 91精品在线视频观看 | 亚洲天堂久久久 | 久久精品国产久精国产果冻传媒 | 欧美成人免费观看久久 | 日韩精品福利片午夜免费 | 狠狠老司机 | 视频在线观看网站免费 | 99福利| 欧美成人性色生活片免费在线观看 | 黄色网在线 | 污网站在线观看免费 | 欧美性xx18hd | 日韩日b视频 | www.黄网站| 日本一区二区三区免费在线观看 | 放一个特别黄的录像 | yellow免费影视大全 | 狠狠干狠狠色 | 亚洲欧美视频一区二区三区 | 丝袜国产| 无遮挡一级毛片 | 天堂网在线www资源网 | 日本成本人三级在线观看2018 | 午夜观看 | 欧美日韩成人在线视频 | 中国一级特黄大片毛片 | 免费观看又黄又刺激的视频网站 | 欧美一a一片一级一片 | 91短视频黄 | 国产精品莉莉欧美自在线线 | 日韩中文字幕视频 | 亚洲毛片在线播放 | 亚洲欧美日韩一区超高清 | 欧美精品videosex极品 |