《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 基于級聯型二階廣義積分器的單相鎖相環設計
基于級聯型二階廣義積分器的單相鎖相環設計
電子技術應用
俞聰1,夏銀水1,2,石守東1,2,劉秉澍2,李紅全2
1.寧波大學 信息科學與工程學院;2.樂歌人體工學科技股份有限公司
摘要: 由于當前電網中不可避免地存在著各種直流偏置和高次諧波,而傳統的基于二階廣義積分器結構(Second-order Generalized Integrator,SOGI)的單相鎖相環(Phase-Locked Loop,PLL)存在對直流偏置敏感及對高次諧波的濾除能力不足等問題,針對該問題提出了一種級聯型二階廣義積分器結構。該結構由三個SOGI模塊級聯構成,通過前兩級SOGI模塊分別濾除高次諧波和直流分量,再經過第三級SOGI模塊輸出一對正交分量。通過MATLAB/Simulink建模仿真及實驗平臺驗證,結果顯示文中所提出的級聯型SOGI-PLL具有不錯的抗直流偏置干擾能力及諧波抑制效果,對單相系統并網的實現具有良好的借鑒意義。
中圖分類號:TN76;TM46 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.245427
中文引用格式: 俞聰,夏銀水,石守東,等. 基于級聯型二階廣義積分器的單相鎖相環設計[J]. 電子技術應用,2025,51(1):113-117.
英文引用格式: Yu Cong,Xia Yinshui,Shi Shoudong,et al. Design of single-phase phase-locked loop based on cascaded second-order generalized integrator[J]. Application of Electronic Technique,2025,51(1):113-117.
Design of single-phase phase-locked loop based on cascaded second-order generalized integrator
Yu Cong1,Xia Yinshui1,2,Shi Shoudong1,2,Liu Bingshu2,Li Hongquan2
1.Faculty of Electrical Engineering and Computer Science, Ningbo University; 2.Loctek Ergonomic Technology Corp
Abstract: Due to the inevitable existence of various DC bias and higher harmonics in the current power grid, the traditional phase-locked loop (PLL) based on Second-order Generalized Integrator (SOGI) is sensitive to DC bias and has insufficient filtering ability for higher harmonics. To solve this problem, a cascaded second-order generalized integrator structure is proposed, which consists of three cascaded SOGI modules. The first two SOGI modules filter out the higher harmonic and DC components respectively, and then output a pair of orthogonal components through the third SOGI module. Through MATLAB/Simulink modeling simulation and experimental platform verification, the results show that the cascaded SOGI-PLL proposed in this paper has good anti-DC bias interference ability and harmonic suppression effect, which has a good reference significance for the realization of single-phase system.
Key words : cascaded second-order generalized integrator;phase-locked loop;DC bias;harmonic suppression;grid connected control

引言

隨著“碳達峰”和“碳中和”兩個戰略目標的提出,可再生能源在我國得到了前所未有的高速發展。光伏發電產業、風力發電產業也得到了大力發展,而將以太陽能、風能作為能量來源的發電裝置并入電網,這是對電網同步技術提出了更高的要求[1-5]。作為系統并網的關鍵技術,鎖相環技術可以實時檢測電網電壓的頻率、相位、幅值等重要信息[6-9]。但是面對日益復雜的電網環境,鎖相環應在前文所提到的功能基礎之上,有著更強的抗干擾性及更高的精度[10]。

在單相并網系統中,借鑒三相SRF-PLL(Synchronous Reference Frame Phase-locked Loop,SRF-PLL)原理,虛擬正交信號通常利用正交信號發生器(Quadrature Signal Generation,QSG)來生成[11-13]。作為一種較為廣泛使用的單相電網同步方法,SOGI-PLL中的SOGI模塊具有數字實現簡單的特點,同時SOGI也具有一定程度的濾波特性,在生成一對正交信號時也能將其中的諧波分量進行抑制[14]。除了有以上優點,SOGI-PLL也是有明顯缺點的,其對電網電壓中的直流偏置電壓分量十分敏感,而且如果網側畸變嚴重,那么其鎖相精度也會受影響。為解決以上問題,國內外學者也提出了不少改進型的SOGI結構:文獻[15]中在前級SOGI中增加積分支路,以抑制直流偏移,但是由于引入參數p,使得正交信號發生器參數設計的復雜程度增大;文獻[16]中在SOGI結構上加入了低通濾波器以消除直流分量和高次諧波,但是低通濾波器的加入會造成系統延時。

為解決上述問題,本文提出一種級聯型SOGI結構,該結構采用三個SOGI模塊級聯的形式,且不會引入新的參數從而增加設計復雜度,易于實現。仿真結果與實驗結果均顯示該結構可有效地抑制直流分量與高次諧波,并快速實現電網信號同步。


本文詳細內容請下載:

http://m.viuna.cn/resource/share/2000006291


作者信息:

俞聰1,夏銀水1,2,石守東1,2,劉秉澍2,李紅全2

(1.寧波大學 信息科學與工程學院,浙江 寧波 315000;

2.樂歌人體工學科技股份有限公司,浙江 寧波 315000)


Magazine.Subscription.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 波多野结衣久久 | 亚洲综合伦理一区 | 亚洲精品欧美精品日韩精品 | 午夜在线观看免费观看大全 | 免费看美女午夜大片 | 狂野猛交xxxx吃奶 | 精品亚洲成a人在线观看 | 一区欧美 | 亚洲va中文字幕 | 三级免费毛片 | 女人特黄大aaaaaa大片 | 男人下身进女人阳道视频 | 精品成人在线观看 | 日本大蕉香蕉大视频在线观看 | 欧美日韩一二区 | 精品一卡二卡三视频 | 精品区卡一卡2卡三免费 | 黄色 在线 | 国产成+人+亚洲+欧美+日韩 | 欧美日韩国产高清视频 | 99视频全部看免费观 | 欧美综合图区亚洲综合图区 | 天天操国产 | 另类免费视频 | 欧美一级在线观看 | 久久综合中文字幕一区二区 | 精品综合久久久久久8888 | 韩国 日本 在线观看 | 日本中文字幕在线视频 | 欧美综合区自拍亚洲综合 | 国产99视频精品免视看7 | 欧美黑粗特黄午夜大片 | 国产第二十三页浮力影院 | japanese黑人极品高清 | 亚洲人成网站在线观看播放青青 | 高清性色生活片97 | 欧美日b视频 | 理论片日韩 | 在线观看视频日韩 | 一级做a免费视频观看网站 一男一女下面一进一出性视频 | 国产高清不卡一区二区 |